[发明专利]一种基于SRIO的FPGA接收引擎设计有效

专利信息
申请号: 202011576827.9 申请日: 2020-12-28
公开(公告)号: CN112579478B 公开(公告)日: 2022-12-27
发明(设计)人: 吴沁文 申请(专利权)人: 中国电子科技集团公司第十四研究所
主分类号: G06F12/06 分类号: G06F12/06;G06F13/42;G06F15/17
代理公司: 南京知识律师事务所 32207 代理人: 康翔;高娇阳
地址: 210039 江*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于SRIO的FPGA接收引擎设计,采用SRIO接收状态机、SRIO写数据包接收fifo、写数据包合并状态机、写命令fifo、写数据fifo、写存储器状态机组成接收引擎,采用SRIO逻辑层连接SRIO接收状态机,采用存储器连接写存储器状态机,既支持地址映射写入,又检测SRIO数据包地址是否连续,加大存储器单次写入的长度,提高FPGA数据接收的效率,实现外部主设备通过SRIO接口向FPGA内部地址映射写,减少存储器访问地址的频繁切换,节省存储器访问带宽,提高FPGA数据接收效率。
搜索关键词: 一种 基于 srio fpga 接收 引擎 设计
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第十四研究所,未经中国电子科技集团公司第十四研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202011576827.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top