[实用新型]一种DDRPHY延迟电路结构有效
申请号: | 201920458525.8 | 申请日: | 2019-04-02 |
公开(公告)号: | CN209433876U | 公开(公告)日: | 2019-09-24 |
发明(设计)人: | 李华东;徐军;董建国;段霆;袁庆 | 申请(专利权)人: | 深圳忆联信息系统有限公司 |
主分类号: | G11C7/22 | 分类号: | G11C7/22 |
代理公司: | 深圳市精英专利事务所 44242 | 代理人: | 冯筠 |
地址: | 518067 广东省深圳市南山区*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种DDRPHY延迟电路结构,包括输入端口,与所述输入端口连接的延迟结构,及与所述延迟结构连接的输出端口;所述延迟结构包括与所述输入端口和输出端口连接的延迟单元,所述输入端口,输出端口与延迟单元之间均设有一个或一个以上的反向器。本实用新型在延迟结构中使用反向器,使得信号不会朝着一个方向偏移,提供相应延迟的同时,解决了时钟偏斜,保证信号的占空比在50%,更好地满足需求。 | ||
搜索关键词: | 延迟结构 输入端口 延迟电路结构 本实用新型 输出端口 延迟单元 反向器 输出端口连接 输入端口连接 时钟偏斜 偏移 占空比 延迟 保证 | ||
【主权项】:
1.一种DDRPHY延迟电路结构,其特征在于,包括输入端口,与所述输入端口连接的延迟结构,及与所述延迟结构连接的输出端口;所述延迟结构包括与所述输入端口和输出端口连接的延迟单元,所述输入端口,输出端口与延迟单元之间均设有一个或一个以上的反向器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳忆联信息系统有限公司,未经深圳忆联信息系统有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201920458525.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种用于跑步的音乐播放器
- 下一篇:一种新型仪器仪表结构