[实用新型]可反复应用于高速验证的FPGA子板有效
申请号: | 201920303194.0 | 申请日: | 2019-03-11 |
公开(公告)号: | CN209821830U | 公开(公告)日: | 2019-12-20 |
发明(设计)人: | 钱斌;徐琴;黄以亮 | 申请(专利权)人: | 中电海康无锡科技有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 32104 无锡市大为专利商标事务所(普通合伙) | 代理人: | 殷红梅;屠志力 |
地址: | 214135 江苏省无锡市新吴区*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型提供一种可反复应用于高速验证的FPGA子板,包括一以接插方式连接于PCB母板上的FPGA子板;所述FPGA子板上设有FPGA芯片、网表下载接口、存储配置芯片、高速接插件、电源接口;FPGA芯片的全部I/O端口连接至高速接插件;FPGA芯片的电源端口连接电源接口;FPGA芯片的JTAG端口连接网表下载接口;FPGA芯片的存储端口连接存储配置芯片;FPGA子板通过各高速接插件连接至PCB母板。FPGA子板的PCB板为多层板,每相邻两个信号层之间设置一个电源与接地层;FPGA子板的PCB板上,信号线走线阻抗按单端50欧姆,差分100欧姆设计。本实用新型提供的FPGA子板可反复使用,FPGA子板可应用于不同的项目,带来开发周期和开发成本的节省。 | ||
搜索关键词: | 子板 高速接插件 本实用新型 存储配置 下载接口 芯片 存储端口 电源端口 电源接口 开发周期 连接电源 走线阻抗 多层板 接地层 连接网 信号层 信号线 单端 接插 网表 应用 电源 验证 开发 | ||
【主权项】:
1.一种可反复应用于高速验证的FPGA子板,其特征在于,包括一以接插方式连接于PCB母板(1)上的FPGA子板(2);/n所述FPGA子板(2)上设有FPGA芯片(201)、网表下载接口(202)、存储配置芯片(203)、高速接插件(204)、电源接口(205);/nFPGA芯片(201)的全部I/O端口连接至高速接插件(204);FPGA芯片(201)的电源端口连接电源接口(205);FPGA芯片(201)的JTAG端口连接网表下载接口(202);FPGA芯片(201)的存储端口连接存储配置芯片(203);/nFPGA子板(2)通过各高速接插件(204)连接至PCB母板(1)。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中电海康无锡科技有限公司,未经中电海康无锡科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201920303194.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种具有全版面快速翻译功能的翻译笔
- 下一篇:一种航电仿真器