[发明专利]一种基于FPGA的DDR3多通道读写控制器及控制方法在审
申请号: | 201911373430.7 | 申请日: | 2019-12-26 |
公开(公告)号: | CN111158633A | 公开(公告)日: | 2020-05-15 |
发明(设计)人: | 王成栋;黄齐;马运超;杨冬辰;王成 | 申请(专利权)人: | 电子科技大学 |
主分类号: | G06F5/06 | 分类号: | G06F5/06;G06F13/16;G06F13/18 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种基于FPGA的DDR3多通道读写控制器及控制方法,DDR3的多通道读写由FPGA实现,控制器包括多组数据写通道、多组数据读通道、读写控制状态机和DDR3芯片控制器。其中多组数据的写通道和读通道分别由异步的写地址FIFO、读地址FIFO和数据FIFO组成;读写控制模块轮询处理各通道的读写请求,并依据各通道状态动态改变每次处理的地址请求个数,通过DDR3芯片控制器依据各通道的优先级对DDR3芯片进行数据的读、写操作。采用这种控制方法的DDR3读写控制器能实现对DDR3芯片的多通道实时访问。 | ||
搜索关键词: | 一种 基于 fpga ddr3 通道 读写 控制器 控制 方法 | ||
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201911373430.7/,转载请声明来源钻瓜专利网。