[发明专利]制造半导体器件的方法在审
申请号: | 201910445078.7 | 申请日: | 2019-05-27 |
公开(公告)号: | CN110544630A | 公开(公告)日: | 2019-12-06 |
发明(设计)人: | 中野拓真;丸山智己 | 申请(专利权)人: | 住友电工光电子器件创新株式会社 |
主分类号: | H01L21/335 | 分类号: | H01L21/335;H01L23/64;H01L29/778 |
代理公司: | 11219 中原信达知识产权代理有限责任公司 | 代理人: | 李兰;孙志湧<国际申请>=<国际公布>= |
地址: | 日本神*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种制造半导体器件的方法。该制造半导体器件的方法包括:在覆盖晶体管的绝缘膜上形成场板,场板经由绝缘膜电耦合到晶体管的栅极,并且晶体管位于基板上;形成覆盖绝缘膜和场板的氮化硅保护膜;在氮化硅保护膜上形成氧化硅基膜;以及在氧化硅基膜上形成MIM电容器,该MIM电容器包括按顺序堆叠的第一电极、介电膜和第二电极。形成MIM电容器包括:在形成介电膜之后,对场板上的氧化硅基膜执行湿法蚀刻。 | ||
搜索关键词: | 场板 氧化硅基膜 晶体管 氮化硅保护膜 半导体器件 介电膜 绝缘膜 第二电极 第一电极 绝缘膜电 湿法蚀刻 顺序堆叠 耦合到 覆盖 基板 制造 | ||
【主权项】:
1.一种制造半导体器件的方法,包括:/n在覆盖晶体管的绝缘膜上形成场板,所述场板经由所述绝缘膜电耦合到所述晶体管的栅极,并且所述晶体管位于基板上;/n形成覆盖所述绝缘膜和所述场板的氮化硅保护膜;/n在所述氮化硅保护膜上形成氧化硅基膜;以及/n在所述氧化硅基膜上形成MIM电容器,所述MIM电容器包括依次堆叠的第一电极、介电膜和第二电极,/n其中,形成所述MIM电容器包括:在形成所述介电膜之后对所述场板上的所述氧化硅基膜执行湿法蚀刻。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于住友电工光电子器件创新株式会社,未经住友电工光电子器件创新株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910445078.7/,转载请声明来源钻瓜专利网。
- 上一篇:氧化层去除方法及半导体加工设备
- 下一篇:制造半导体结构的方法
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造