[发明专利]针对同一端口的读写控制模块及方法、双端口存储器有效
申请号: | 201910298680.2 | 申请日: | 2019-04-15 |
公开(公告)号: | CN110097902B | 公开(公告)日: | 2021-01-29 |
发明(设计)人: | 秋小强 | 申请(专利权)人: | 中科亿海微电子科技(苏州)有限公司 |
主分类号: | G11C7/10 | 分类号: | G11C7/10;G11C7/22 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 任岩 |
地址: | 215028 江苏省苏州市苏州工业*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种针对同一端口的读写控制模块及方法、双端口存储器,针对同一端口的读写控制模块可通过配置时钟延时产生模块的各级延时,来调控读时序和写时序,从而使得读写脉冲产生模块产生时序错开的读脉冲信号和写脉冲信号,读写控制信号产生模块产生的端口读写控制信号分别对读脉冲信号和写脉冲信号进行读或写控制,从而在字线控制信号产生模块生成字线控制信号。读脉冲信号和写脉冲信号分别包含多个在时间上周期分布的读脉冲和写脉冲,根据实际读写需要对一个周期内的读脉冲和写脉冲的个数可以进行灵活设置,从而产生不同模式下的字线控制信号,可以实现一个时钟周期内数据的先读后写,结构简单,调控方便且高效,数据具有较高的实时性。 | ||
搜索关键词: | 针对 同一 端口 读写 控制 模块 方法 存储器 | ||
【主权项】:
1.一种针对同一端口的读写控制模块(1),其特征在于,包括:时钟延时产生模块(11),用于产生读时序和写时序;读写脉冲产生模块(12),用于在该读时序和写时序的时钟控制下,对应产生时序错开的读脉冲信号和写脉冲信号,读脉冲信号和写脉冲信号中分别包含多个读脉冲和写脉冲,并且同一个时钟周期中至少包含一个读脉冲和一个写脉冲;读写控制信号产生模块(14),用于根据端口使能信号的控制来输出端口读写控制信号;以及字线控制信号产生模块(13),用于根据输入的端口读写控制信号、读脉冲信号和写脉冲信号生成字线控制信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中科亿海微电子科技(苏州)有限公司,未经中科亿海微电子科技(苏州)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910298680.2/,转载请声明来源钻瓜专利网。
- 上一篇:存储器装置及其操作方法
- 下一篇:使用字内参考单元的MRAM芯片及其读写方法