[发明专利]一种基于ZYZQ-7000的PCI-E数据高效传输方法在审

专利信息
申请号: 201910263203.2 申请日: 2019-04-02
公开(公告)号: CN109992543A 公开(公告)日: 2019-07-09
发明(设计)人: 梁记斌;张雪芹;亓慧兴;王滨 申请(专利权)人: 山东超越数控电子股份有限公司
主分类号: G06F13/28 分类号: G06F13/28;G06F5/06
代理公司: 济南竹森知识产权代理事务所(普通合伙) 37270 代理人: 吕利敏
地址: 250000 山东省*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及一种基于ZYZQ‑7000的PCI‑E数据高效传输方法。本发明基于PCI‑E硬核XDMA IP设计FPGA的逻辑部分,采用SG‑DMA的数据传输方式,使用链表描述物理上不连续的存储空间,将链表首地址传回给DMA控制器;在一组连续物理地址的数据传输完成后,DMA控制器根据链表的指向传输下一块连续物理地址上的数据,直至全部数据传输完成后再发起一次终端。本发明在PL端设计中,采用SG‑DMA的数据传输方式,克服了应用程序和驱动程序通常只能申请到逻辑上连续的内存,而在物理可能不连续的问题。
搜索关键词: 连续物理地址 数据传输方式 数据传输完成 高效传输 不连续 链表 存储空间 驱动程序 使用链表 应用程序 次终端 首地址 硬核 内存 指向 传输 申请
【主权项】:
1.一种基于ZYZQ‑7000的PCI‑E数据高效传输方法,其特征在于,包括如下步骤:1)上位机PC‑1通过PCI‑E总线向PL端的DMA控制器发送写入数据请求;2)上位机PC‑1将要传输的数据存放在TLP包上,打包为TLP数据包;3)所述TLP数据包通过开发板的PCI‑E X4物理接口发送至PL端;4)PL端的DMA控制器接收并处理所述TLP数据包;经DMA控制器的拆包处理,获取TLP数据包中的地址信息和数据信息,DMA控制器根据地址信息将数据信息暂存在AXI‑DATA‑FIFO进行跨时钟的缓冲区;5)PS端控制AXI‑DMA的IP核以DMA方式由PS端的Slave AXI HP接口把数据从缓冲区取出并传输至PS端的DDR3中进行缓存;PS端控制AXI‑DMA的IP核的方式为,PS端通过AXI‑GP接口和AXI‑LITE总线将C语言逻辑程序发送至AXI‑DMA的IP核;6)当PL端传输完一组数据,PS端收到AXI‑DMA的中断信号,PS端将DDR3缓存的数据基于TCP协议以乒乓操作方式通过PS端的千兆网口发送至接收机PC‑2的网口应用程序中显示。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东超越数控电子股份有限公司,未经山东超越数控电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910263203.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top