[发明专利]一种基于FPGA的SNAT系统及方法有效

专利信息
申请号: 201910252693.6 申请日: 2019-03-29
公开(公告)号: CN110086892B 公开(公告)日: 2022-04-15
发明(设计)人: 苏庆会;余军;武元杰;刘武忠;吴世勇;王斌;杨光;李银龙;王凯霖;徐诺 申请(专利权)人: 郑州信大捷安信息技术股份有限公司
主分类号: H04L61/2503 分类号: H04L61/2503;H04L61/255
代理公司: 郑州德勤知识产权代理有限公司 41128 代理人: 黄红梅;黄军委
地址: 450000 河南省*** 国省代码: 河南;41
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种基于FPGA的SNAT系统及方法,包括RAM块单元、A端口单元、B端口单元和内网接口单元、外网接口单元;RAM块单元用于联合A端口单元进行SNAT转换和SNAT链接跟踪;A端口单元用于FPGA接收内网接口单元或外网接口单元传输的IP数据包,并通过RAM块单元采用HASH散列循环查找的方式进行SNAT转换和SNAT链接跟踪;B端口单元用于进行RAM块单元中SNAT表项的周期维护;内网接口单元和外网接口单元用于接收IP数据包。本发明通过设计FPGA中的内部资源RAM块单元,采用8个RAM块并行,减少因为没有散列到而浪费的概率,使得RAM资源得到较好的利用,较大发挥了FPGA的性能。
搜索关键词: 一种 基于 fpga snat 系统 方法
【主权项】:
1.一种基于FPGA的SNAT系统,其特征在于,包括:RAM块单元、A端口单元、B端口单元和内网接口单元、外网接口单元;所述RAM块单元分别与所述A端口单元、所述B端口单元连接,所述A端口单元分别与所述内网接口单元、所述外网接口单元连接;所述RAM块单元为FPGA的内部资源,包括有SNAT表项,用于联合所述A端口单元进行SNAT转换和SNAT链接跟踪;所述A端口单元用于FPGA接收所述内网接口单元或外网接口单元传输的IP数据包,并通过所述RAM块单元采用HASH散列循环查找的方式进行SNAT转换和SNAT链接跟踪;所述B端口单元用于进行所述RAM块单元中SNAT表项的周期维护;所述内网接口单元和所述外网接口单元用于接收IP数据包,并将所述IP数据包传输至所述A端口单元进行处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于郑州信大捷安信息技术股份有限公司,未经郑州信大捷安信息技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910252693.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top