[发明专利]用于XGPON OLT的OMCI组帧装置及组帧方法有效
申请号: | 201910236227.9 | 申请日: | 2019-03-27 |
公开(公告)号: | CN109981496B | 公开(公告)日: | 2020-12-25 |
发明(设计)人: | 鲁群;李祥辉 | 申请(专利权)人: | 烽火通信科技股份有限公司;武汉飞思灵微电子技术有限公司 |
主分类号: | H04L12/951 | 分类号: | H04L12/951;H04Q11/00 |
代理公司: | 武汉智权专利代理事务所(特殊普通合伙) 42225 | 代理人: | 胡娟 |
地址: | 430000 湖北省武*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供用于XGPON OLT的OMCI组帧装置及组帧方法,涉及通信领域,包括:DMA写控制电路;MIC计算读控制电路,和MIC计算OMCI帧数据缓存及MIC计算OMCI帧描述FIFO的读口连接,用于对MIC计算OMCI帧数据缓存及MIC计算OMCI帧描述FIFO的读口的读过程进行控制,并计算得到MIC值后,输出对应的带正确MIC值的OMCI数据帧和帧描述;OMCI帧重写电路,与MIC计算读控制电路的输出端相连接,用于将对应的OMCI帧内容重写入OMCI帧数据缓存以及OMCI帧描述FIFO中。对高速输出的DMA数据块的写过程进行控制保证了数据块的持续高速处理,不会出现紊乱和堵塞;即使CPU发送DMA数据块内的多个OMCI帧,出现了少量原始帧长描述和实际帧长不匹配的错误,仍然能够在后续发送中恢复正常,保持健壮性。 | ||
搜索关键词: | 用于 xgpon olt omci 装置 方法 | ||
【主权项】:
1.一种用于XGPON OLT的OMCI组帧装置,和CPU的PCIE DMA通道连接,用于将CPU发出的DMA数据块进行处理,其特征在于,包括:DMA写控制电路,和所述PCIE DMA通道连接,用于控制MIC计算OMCI帧数据缓存及MIC计算OMCI帧描述FIFO的写入过程;MIC计算读控制电路,和所述MIC计算OMCI帧数据缓存及MIC计算OMCI帧描述FIFO的读口连接,用于对MIC计算OMCI帧数据缓存及MIC计算OMCI帧描述FIFO的读口的读过程进行控制并计算得到MIC值后,输出对应的带正确MIC值的OMCI数据帧和帧描述;OMCI帧重写电路,与所述MIC计算读控制电路的输出端相连接,且与OMCI帧数据缓存和OMCI帧描述FIFO的输入相连接,用于将对应的OMCI帧数据内容和描述,重写入OMCI帧数据缓存以及OMCI帧描述FIFO中。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于烽火通信科技股份有限公司;武汉飞思灵微电子技术有限公司,未经烽火通信科技股份有限公司;武汉飞思灵微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910236227.9/,转载请声明来源钻瓜专利网。