[发明专利]检测集成电路用时序路径中异步路径的方法、装置有效
申请号: | 201910085906.0 | 申请日: | 2019-01-29 |
公开(公告)号: | CN109901049B | 公开(公告)日: | 2021-05-04 |
发明(设计)人: | 温建刚;张敏;梁梦雷;武堃;耿罗锋;彭华 | 申请(专利权)人: | 厦门码灵半导体技术有限公司 |
主分类号: | G01R31/28 | 分类号: | G01R31/28 |
代理公司: | 北京康达联禾知识产权代理事务所(普通合伙) 11461 | 代理人: | 罗延红;金丹 |
地址: | 361026 福建省厦门市海沧区中国(福建)自由贸易*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明属于集成电路设计的技术领域,为了解决现有技术中缺少能快速检测集成电路用时序路径中异步路径的问题,本发明提供一种检测集成电路用时序路径中异步路径的方法、装置及电子装置、非易失性存储介质;所述方法包括遍历待检测集成电路设计中的寄存器,获取任一寄存器的数据端对应的时序路径属性信息,基于时序路径属性信息,判断时序路径是否属于异步路径,并对属于异步路径的时序路径进行标识;其中,如果判断起点时钟的值不等于终点时钟的值,且当前寄存器的数据端对应的时序路径不满足时序约束条件;则将当前寄存器的数据端对应的时序路径判断为异步路径。因此,能够通过遍历查询的方式,快速识别出异步时序路径。 | ||
搜索关键词: | 检测 集成电路 用时 路径 异步 方法 装置 | ||
【主权项】:
1.一种检测集成电路用时序路径中异步路径的方法,其特征在于,包括:遍历待检测集成电路设计中的寄存器,获取任一寄存器的数据端对应的时序路径属性信息,基于所述时序路径属性信息,判断当前寄存器的数据端对应的时序路径是否属于异步路径,并对属于异步路径的时序路径进行标识;其中,所述时序路径属性信息包括起点时钟、终点时钟,判断所述当前寄存器的数据端对应的时序路径是否属于异步路径包括:如果判断所述起点时钟的值不等于所述终点时钟的值,且当前寄存器的数据端对应的时序路径不满足时序约束条件;则将所述当前寄存器的数据端对应的时序路径判断为异步路径。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于厦门码灵半导体技术有限公司,未经厦门码灵半导体技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201910085906.0/,转载请声明来源钻瓜专利网。