[实用新型]画素驱动电路及显示装置有效
申请号: | 201821868429.2 | 申请日: | 2018-11-13 |
公开(公告)号: | CN209103794U | 公开(公告)日: | 2019-07-12 |
发明(设计)人: | 单剑锋 | 申请(专利权)人: | 惠科股份有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20 |
代理公司: | 深圳中一专利商标事务所 44237 | 代理人: | 高星 |
地址: | 518000 广东省深圳市宝安区石岩街道水田村民*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请属于显示技术领域,提供了一种画素驱动电路及显示装置;所述画素驱动电路包括:多条数据线、多条扫描线以及多个呈阵列分布的子画素;其中,在垂直方向上任意相邻的两个子画素分别连接不同的数据线;在水平方向上,任意相邻的两个画素单元中相应的子画素电源极性相反;在每一个画素单元中,位于同一行子画素具有相同的电源极性;本申请通过改变子画素的空间布局,解决了示例性技术中显示面板在混色时会出现较大程度的色偏,相邻子画素的色阶差异明显,用户视觉体验不佳的问题。 | ||
搜索关键词: | 画素 驱动电路 子画素 电源极性 画素单元 显示装置 数据线 相邻子画素 多条扫描 空间布局 色阶差异 显示面板 用户视觉 阵列分布 混色 色偏 申请 | ||
【主权项】:
1.一种画素驱动电路,其特征在于,包括:多条在水平方向上呈阵列排布的数据线;多条在垂直方向上呈阵列排布的扫描线;以及多个呈阵列分布的子画素,每一个所述子画素由扫描线和数据线交叉限定,每一个子画素的数据输入端接相邻的一所述数据线,每一个子画素的开关控制端接相邻的一所述扫描线;在垂直方向上,任意相邻的两个子画素分别连接不同的数据线;在水平方向上,连续K条相邻的数据线以及所述数据线连接的子画素形成一个画素单元;在同一个画素单元中,位于同一行的子画素具有相同的电源极性;在水平方向上,任意两个相邻的画素单元中,位于同一行中任意两个子画素具有不同的电源极性,并且所述同一行中任意两个子画素位于不同的画素单元;其中,所述K为大于或者等于2的整数。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于惠科股份有限公司,未经惠科股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201821868429.2/,转载请声明来源钻瓜专利网。
- 上一篇:阵列基板以及显示面板
- 下一篇:阵列基板以及显示面板