[实用新型]画素驱动电路及显示装置有效
申请号: | 201821868429.2 | 申请日: | 2018-11-13 |
公开(公告)号: | CN209103794U | 公开(公告)日: | 2019-07-12 |
发明(设计)人: | 单剑锋 | 申请(专利权)人: | 惠科股份有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20 |
代理公司: | 深圳中一专利商标事务所 44237 | 代理人: | 高星 |
地址: | 518000 广东省深圳市宝安区石岩街道水田村民*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 画素 驱动电路 子画素 电源极性 画素单元 显示装置 数据线 相邻子画素 多条扫描 空间布局 色阶差异 显示面板 用户视觉 阵列分布 混色 色偏 申请 | ||
1.一种画素驱动电路,其特征在于,包括:
多条在水平方向上呈阵列排布的数据线;
多条在垂直方向上呈阵列排布的扫描线;以及
多个呈阵列分布的子画素,每一个所述子画素由扫描线和数据线交叉限定,每一个子画素的数据输入端接相邻的一所述数据线,每一个子画素的开关控制端接相邻的一所述扫描线;
在垂直方向上,任意相邻的两个子画素分别连接不同的数据线;
在水平方向上,连续K条相邻的数据线以及所述数据线连接的子画素形成一个画素单元;在同一个画素单元中,位于同一行的子画素具有相同的电源极性;
在水平方向上,任意两个相邻的画素单元中,位于同一行中任意两个子画素具有不同的电源极性,并且所述同一行中任意两个子画素位于不同的画素单元;
其中,所述K为大于或者等于2的整数。
2.根据权利要求1所述的画素驱动电路,其特征在于,在垂直方向上依次相邻的M行子画素形成一个画素模块,在同一个画素模块中,连接在同一条数据线上的M个子画素具有相同的电源极性;
所述M为大于或者等于2的任意正整数。
3.根据权利要求2所述的画素驱动电路,其特征在于,所述K等于2,所述M等于3。
4.根据权利要求3所述的画素驱动电路,其特征在于,在每一个所述画素模块中,在垂直方向依次相邻的3行子画素所呈现的颜色为:红色、绿色、蓝色。
5.根据权利要求1所述的画素驱动电路,其特征在于,所述画素驱动电路还包括:
控制器,生成时序信号;
源极驱动单元,所述源极驱动单元接所述数据线,所述源极驱动单元根据所述时序信号生成数据信号;以及
栅极驱动单元,所述栅极驱动单元接所述扫描线,所述栅极驱动单元根据所述时序信号生成扫描信号。
6.根据权利要求1所述的画素驱动电路,其特征在于,在水平方向上,任意两条相邻的数据线具有相反的电源极性。
7.根据权利要求1所述的画素驱动电路,其特征在于,在所述画素驱动电路中,每一个所述子画素具有相同的形状和面积。
8.根据权利要求1所述的画素驱动电路,其特征在于,所述子画素位于两条数据线之间,所述子画素的数据输入端接所述子画素左侧的数据线或者接所述子画素右侧的数据线;
在垂直方向上任意相邻的两个子画素,当上一个子画素的数据输入端接所述上一个子画素左侧的数据线时,则下一个子画素的数据输入端接所述下一个子画素右侧的数据线;
当所述上一个子画素的数据输入端接所述上一个子画素右侧的数据线时,则所述下一个子画素的数据输入端接所述下一个子画素左侧的数据线。
9.根据权利要求1所述的画素驱动电路,其特征在于,在垂直方向上,任意两个相邻的子画素分别连接不同的扫描线。
10.一种显示装置,其特征在于,包括如权利要求1至9任一项所述的画素驱动电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于惠科股份有限公司,未经惠科股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201821868429.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:阵列基板以及显示面板
- 下一篇:阵列基板以及显示面板