[发明专利]一种无晶振USB设备时钟校准方法及校准电路有效
申请号: | 201811452029.8 | 申请日: | 2018-11-30 |
公开(公告)号: | CN109687867B | 公开(公告)日: | 2023-04-07 |
发明(设计)人: | 徐明鹤 | 申请(专利权)人: | 珠海慧联科技有限公司 |
主分类号: | H03L7/091 | 分类号: | H03L7/091;H03L7/099;H03L7/197 |
代理公司: | 广州嘉权专利商标事务所有限公司 44205 | 代理人: | 陈慧华 |
地址: | 519000 广东省珠*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种无晶振USB设备时钟校准方法及校准电路,用于实现:对USB总线上的SOF包进行识别及采样,以及,对采样得到SOF包数据进行校验并输出校验信号;对校验信号进行计数,并根据计数结果与预设的计数值进行对比,根据对比结果配置PLL参数;根据PLL参数对USB内部时钟的RC振荡器及PLL锁相环进行时钟校准。本发明的有益效果为:保留了余数部分的信息,采用小数分频思想对USB串行差分信号进行多相位采样,可以准确判断出USB串行差分信号的电平特征;并对SOF包的全部信息进行校验,保证了SOF检测的可靠性;检测结果将更加准确;特别是本发明的SOF包检测的准确度不受到待校准内部时钟偏差的影响。 | ||
搜索关键词: | 一种 无晶振 usb 设备 时钟 校准 方法 电路 | ||
【主权项】:
1.一种无晶振USB设备时钟校准方法,其特征在于,该方法包括:S100,对USB总线上的SOF包进行识别及采样,以及,对采样得到SOF包数据进行校验并输出校验信号;S200,对所述步骤S100的校验信号进行计数,并根据计数结果与预设的计数值进行对比,根据对比结果配置PLL参数;S300,根据所述步骤S300的PLL参数对USB内部时钟的RC振荡器及PLL锁相环进行时钟校准。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海慧联科技有限公司,未经珠海慧联科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201811452029.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种保障PLL输出时钟的补偿装置
- 下一篇:多参考源的时间同步方法及装置