[发明专利]一种基于虚拟孔的多米诺混淆电路有效

专利信息
申请号: 201810663539.3 申请日: 2018-06-25
公开(公告)号: CN108832922B 公开(公告)日: 2022-03-22
发明(设计)人: 汪鹏君;李立威;张跃军;李刚 申请(专利权)人: 温州大学
主分类号: H03K19/003 分类号: H03K19/003
代理公司: 杭州求是专利事务所有限公司 33200 代理人: 邱启旺
地址: 325036 浙江省温州市瓯海*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种基于虚拟孔的多米诺混淆电路,输出级主要包括缓冲器和输出动态点ZN,输出动态点ZN由缓冲器驱动,来实现反相逻辑;该电路由预充电管P1、下拉网络、求值管N1、缓冲器经电路连接组成;其中,预充电管P1和求值管N1均由时钟信号控制;下拉网络由P×Q个阵列排布的MOS管组成,P×Q个阵列排布的MOS管之间按照列向串联、行向并联的方式连接,下拉网络通过配置MOS管接触孔的虚实性来实现所需的逻辑功能,下拉网络有N个输入信号,其中N=P×Q、P≥2、Q≥2;缓冲器驱动输出动态点ZN。实验结果表明该设计具有正确的逻辑功能,与已有的混淆电路设计进行比较,相关开销均有所降低,可应用于硬件知识产权保护等信息安全领域。
搜索关键词: 一种 基于 虚拟 多米诺 混淆 电路
【主权项】:
1.一种基于虚拟孔的多米诺混淆电路,其特征在于,输出级主要包括缓冲器和输出动态点ZN,输出动态点ZN由缓冲器驱动,来实现反相逻辑;该电路由预充电管P1、下拉网络、求值管N1、缓冲器经电路连接等组成;其中,预充电管P1用于在预充电阶段对下拉网络各分支进行充电,预充电管P1和求值管N1均由时钟信号控制;下拉网络由P×Q个阵列排布的MOS管组成,P×Q个阵列排布的MOS管之间按照列向串联、行向并联的方式连接,下拉网络通过配置MOS管接触孔的虚实性来实现所需的逻辑功能,下拉网络有N个输入信号,其中N=P×Q、P≥2、Q≥2;缓冲器由MOS管P2、MOS管P3、MOS管N2和MOS管N3构成,MOS管P2和MOS管N2串联,MOS管P3和MOS管N3串联,MOS管P2和MOS管N2的公共漏极与MOS管P3和MOS管N3的公共栅极相连,MOS管P3和MOS管N3的公共漏极与输出动态点ZN相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于温州大学,未经温州大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810663539.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top