[发明专利]一种POWERPC和FPGA的通信系统及通信方法在审
申请号: | 201810505924.5 | 申请日: | 2018-05-19 |
公开(公告)号: | CN108763118A | 公开(公告)日: | 2018-11-06 |
发明(设计)人: | 尹超;赵鑫鑫;李朋;姜凯 | 申请(专利权)人: | 济南浪潮高新科技投资发展有限公司 |
主分类号: | G06F13/20 | 分类号: | G06F13/20 |
代理公司: | 济南信达专利事务所有限公司 37100 | 代理人: | 姜鹏 |
地址: | 250100 山东省济南市*** | 国省代码: | 山东;37 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及接口通信技术领域,特别涉及一种POWERPC和FPGA的通信系统及通信方法。其系统结构包括PowerPC芯片与FPGA芯片,所述PowerPC芯片与FPGA芯片通过Local Bus总线及两个GPIO相连接,其中Local Bus总线和GPIO连接到FPGA芯片内部的控制逻辑,Local Bus总线连接到FPGA芯片内部的Local Bus控制模块,GPIO作为握手信号连接到FPGA芯片内部的读写控制模块,其中两个GPIO默认高电平。本发明的一种POWERPC和FPGA的通信系统及通信方法,其具有实现简单的特点,保证PowerPC和FPGA的数据通信。 | ||
搜索关键词: | 通信系统 通信 读写控制模块 接口通信 控制逻辑 控制模块 数据通信 握手信号 系统结构 高电平 保证 | ||
【主权项】:
1.一种PowerPC和FPGA的通信系统,包括PowerPC芯片与FPGA芯片,所述PowerPC芯片与FPGA芯片通过Local Bus总线及两个GPIO相连接,其中Local Bus总线和GPIO连接到FPGA芯片内部的控制逻辑,Local Bus总线连接到FPGA芯片内部的Local Bus控制模块,GPIO作为握手信号连接到FPGA芯片内部的读写控制模块,其中两个GPIO默认高电平。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于济南浪潮高新科技投资发展有限公司,未经济南浪潮高新科技投资发展有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810505924.5/,转载请声明来源钻瓜专利网。