[发明专利]一种SOC芯片及SOC芯片CPU指令集的配置方法在审
| 申请号: | 201810019761.X | 申请日: | 2018-01-09 |
| 公开(公告)号: | CN108108191A | 公开(公告)日: | 2018-06-01 |
| 发明(设计)人: | 高劲松;赵修齐;袁涛;姜黎 | 申请(专利权)人: | 湖南国科微电子股份有限公司 |
| 主分类号: | G06F9/38 | 分类号: | G06F9/38;G06F15/78 |
| 代理公司: | 北京弘权知识产权代理事务所(普通合伙) 11363 | 代理人: | 逯长明;许伟群 |
| 地址: | 410100 湖南省长*** | 国省代码: | 湖南;43 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本申请提供了一种SOC芯片及SOC芯片CPU指令集的配置方法,SOC芯片包括嵌入式CPU和FLASH控制器。其中,FLASH控制器与嵌入式CPU之间设置有配置数据通路,FLASH控制器用于根据来自嵌入式CPU的配置请求信号,获取FPGA核配置数据,将FPGA核配置数据经配置数据通路发送至嵌入式CPU;嵌入式CPU包括FPGA核单元,嵌入式CPU用于发送配置请求信号到FLASH控制器,接收FLASH控制器发送的FPGA核配置数据;FPGA核单元用于根据FPGA核配置数据配置译码电路,配置完成后再开始按正常流程执行指令。本申请提供的SOC芯片及SOC芯片CPU指令集的配置方法,使SOC芯片能够根据FPGA核配置数据配置译码电路,从而根据FPGA核配置数据的更新,升级CPU支持的指令集。 | ||
| 搜索关键词: | 配置数据 嵌入式CPU 配置 配置请求 译码电路 核单元 发送 正常流程 指令集 申请 指令 更新 升级 | ||
【主权项】:
1.一种SOC芯片,其特征在于,包括嵌入式CPU(2)和FLASH控制器(8),其中,所述嵌入式CPU(2)和FLASH控制器(8)之间设置有配置数据通路(13),所述嵌入式CPU(2)包括FPGA核单元(4)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于湖南国科微电子股份有限公司,未经湖南国科微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201810019761.X/,转载请声明来源钻瓜专利网。
- 上一篇:一种计算方法及相关产品
- 下一篇:一种基于RTLinux的快速控制原型平台





