[实用新型]用于改善数码管显示的电路有效

专利信息
申请号: 201721887305.4 申请日: 2017-12-28
公开(公告)号: CN207781155U 公开(公告)日: 2018-08-28
发明(设计)人: 王刚志;洪成华 申请(专利权)人: 杭州之山智控技术有限公司
主分类号: G09G3/32 分类号: G09G3/32
代理公司: 浙江永鼎律师事务所 33233 代理人: 陆永强;张建
地址: 311122 浙江省*** 国省代码: 浙江;33
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型提供了一种用于改善数码管显示的电路,它解决了现有技术显示效果不佳等技术问题。本用于改善数码管显示的电路,包括八路总线收发器芯片,所述的八路总线收发器芯片的其中三个信号输入引脚分别与移位寄存器时钟信号、存储寄存器时钟信号和串行数据信号相连,且该八路总线收发器芯片与移位寄存器时钟信号、存储寄存器时钟信号和串行数据信号相对应的信号输出引脚分别与HC595芯片的移位寄存器时钟输入引脚、存储寄存器时钟输入引脚和串行数据输入引脚相连,所述的八路总线收发器芯片的剩余信号输入引脚与接地端相连,所述的八路总线收发器芯片的剩余信号输出引脚悬空;优点在于:改善了数码管的显示效果。
搜索关键词: 总线收发器 芯片 移位寄存器时钟 存储寄存器 数码管显示 串行数据信号 电路 剩余信号 时钟信号 输入引脚 显示效果 串行数据输入 时钟输入引脚 信号输出引脚 信号输入引脚 本实用新型 输出引脚 接地端 数码管 引脚 悬空
【主权项】:
1.一种用于改善数码管显示的电路,其特征在于,包括八路总线收发器芯片(1),所述的八路总线收发器芯片(1)的其中三个信号输入引脚分别与移位寄存器时钟信号(11)、存储寄存器时钟信号(12)和串行数据信号(13)相连,且该八路总线收发器芯片(1)与移位寄存器时钟信号(11)、存储寄存器时钟信号(12)和串行数据信号(13)相对应的信号输出引脚分别与HC595芯片的移位寄存器时钟输入引脚、存储寄存器时钟输入引脚和串行数据输入引脚相连,所述的八路总线收发器芯片(1)的剩余信号输入引脚与接地端(6)相连,所述的八路总线收发器芯片(1)的剩余信号输出引脚悬空;与移位寄存器时钟信号(11)相对应的信号输出引脚通过第一电阻(21)与HC595芯片的移位寄存器时钟输入引脚相连,与存储寄存器时钟信号(12)相对应的信号输出引脚通过第二电阻(22)与HC595芯片的存储寄存器时钟输入引脚相连,与串行数据信号(13)相对应的信号输出引脚通过第三电阻(23)与HC595芯片的串行数据输入引脚相连;在HC595芯片的移位寄存器时钟输入引脚与接地端(6)之间连接有第一电容(31),在HC595芯片的存储寄存器时钟输入引脚与接地端(6)之间连接有第二电容(32),在HC595芯片的串行数据输入引脚与接地端(6)之间连接有第三电容(33)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州之山智控技术有限公司,未经杭州之山智控技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201721887305.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top