[发明专利]用于同步在高速与低速时钟域之间的数据传送的集成电路、方法和接口电路有效
申请号: | 201711388813.2 | 申请日: | 2017-12-21 |
公开(公告)号: | CN108241584B | 公开(公告)日: | 2023-08-15 |
发明(设计)人: | N·卡雷;R·苏瓦纳;G·A·诺斯;M·索尼 | 申请(专利权)人: | 德克萨斯仪器股份有限公司 |
主分类号: | G06F13/10 | 分类号: | G06F13/10;G06F13/40 |
代理公司: | 北京纪凯知识产权代理有限公司 11245 | 代理人: | 徐东升;赵蓉民 |
地址: | 美国德*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本申请涉及用于同步在高速与低速时钟域之间的数据传送的集成电路、方法和接口电路。所公开的示例包含用于在快时钟域中的第一寄存器(110)与慢时钟域中的第二寄存器(140)之间传送数据的接口电路(100),该接口电路包含:可重置同步器(150),其用于提供与慢时钟信号(SLOW_CLK)同步的经同步起始信号(S2)以根据写请求信号(BUS_WR)来开始从第一寄存器(110)到第二寄存器(140)的写入;脉冲发生器电路(155),其用于根据经同步起始信号(S2)来提供写启用脉冲信号(WR_EN);写控制电路(144),其用于根据写启用脉冲信号(WR_EN)来选择性地将第一寄存器(110)的输出端(112)连接到第二寄存器(140)的输入端(141),以将数据从第一寄存器(110)写入到第二寄存器(140);以及双重双稳态门(120),其用于根据写请求信号(BUS_WR)来提供与快时钟信号(FAST_CLK)同步的重置信号(RESET),以将任何先前未决的写请求清除并开始新的写操作。 | ||
搜索关键词: | 用于 同步 高速 低速 时钟 之间 数据 传送 集成电路 方法 接口 电路 | ||
【主权项】:
1.一种接口电路,所述接口电路用于同步在根据第一时钟信号操作的第一电路的第一寄存器与根据慢于所述第一时钟信号的第二时钟信号操作的第二电路的第二寄存器之间的数据传送,所述接口电路包括:同步器电路,所述同步器电路包含用于接收重置信号的输入端,和用于提供经同步起始信号的输出端,所述同步器电路经配置以响应于所述输入端接收到在第一状态下的所述重置信号而提供在第一状态下的所述经同步起始信号,并且经配置以在所述重置信号转变成第二状态之后在所述第二时钟信号的非零整数K个边沿处提供在不同的第二状态下的所述经同步起始信号;脉冲发生器电路,所述脉冲发生器电路包含用于接收所述经同步起始信号的输入端,以及经配置以响应于所述经同步起始信号从所述第一状态转变到所述第二状态而提供写启用脉冲信号的输出端;写控制电路,所述写控制电路经配置以响应于所述写启用脉冲信号而选择性地将所述第一寄存器的输出端连接到所述第二寄存器的输入端,以将数据从所述第一寄存器写入到所述第二寄存器;以及双重双稳态门电路,所述双重双稳态门电路包含用于接收写请求信号的输入端,和与所述同步器电路的所述输入端耦合的输出端,所述双重双稳态门电路经配置以响应于所述输入端接收在预定状态下的所述写请求信号而提供所述重置信号作为在所述第二状态下的脉冲信号达同步到所述第一时钟信号的非零时间,以将任何先前未决的写请求清除并开始从所述第一寄存器到所述第二寄存器的新的写入。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于德克萨斯仪器股份有限公司,未经德克萨斯仪器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711388813.2/,转载请声明来源钻瓜专利网。