[发明专利]一种基于FPGA控制逻辑的算法组态软件设计方法在审

专利信息
申请号: 201711384293.8 申请日: 2017-12-20
公开(公告)号: CN108319453A 公开(公告)日: 2018-07-24
发明(设计)人: 孔令秋;许元元;冯勋亮;王冬 申请(专利权)人: 中核控制系统工程有限公司
主分类号: G06F8/20 分类号: G06F8/20;G06F8/34
代理公司: 核工业专利中心 11007 代理人: 张雅丁
地址: 100176 北京市*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于核电站DCS数字化监控与保护技术领域,具体涉及一种基于FPGA控制逻辑的算法组态软件设计方法。本发明提供了一种基于FPGA控制逻辑的算法组态软件设计方法,从而应用于核电站控制器算法控制逻辑的集成调试开发环境,实现算法组态、算法库、变量等模型的管理、离线仿真、在线监视、控制等一系列功能。
搜索关键词: 算法 组态软件 核电站 控制器算法 数字化监控 开发环境 控制逻辑 离线仿真 在线监视 算法库 组态 调试 应用 管理
【主权项】:
1.一种基于FPGA控制逻辑的算法组态软件设计方法,其特征在于,包括以下方面:1)算法组态软件参考PLC逻辑组态IEC61131‑3标准中规定的Function Block Diagram实现算法逻辑的图形化组态,实现对算法图页、变量、算法库的管理;2)算法组态软件只负责实现算法逻辑的封装和定义,不负责具体算法逻辑的实现,具体算法逻辑的实现由烧写在FPGA中的算法执行器和算法块实现;3)根据图形化算法组态的逻辑生成算法映射文件,将算法组态中的变量引用、算法块实例和连线转化为FPGA算法执行器可识别并执行的二进制映射文件,并根据该文件的数据内容加上维护协议的包头信息,生成控制器的下装文件;4)通过自定义的链路层通信协议,通过网卡驱动对网卡进行读写实现算法逻辑映射的下装和控制器维护模式下的监视、控制调试功能;5)上位机所生成的算法映射文件反映算法逻辑的接口映射关系,通过FPGA控制器实现该算法。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中核控制系统工程有限公司,未经中核控制系统工程有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201711384293.8/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top