[发明专利]一种视频帧存轮寻操作算法的实现方法有效
申请号: | 201711323132.8 | 申请日: | 2017-12-13 |
公开(公告)号: | CN108234818B | 公开(公告)日: | 2020-10-20 |
发明(设计)人: | 王昱煜;苗蔚;曹峰;张杰;翟金海 | 申请(专利权)人: | 苏州长风航空电子有限公司 |
主分类号: | H04N5/04 | 分类号: | H04N5/04 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 215000 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明揭示了一种视频帧存轮寻操作算法的实现方法,应用于机载座舱显示器中,包括现场可编程逻辑门阵列FPGA,包括以下步骤:视频信号时钟统一步骤、视频信号行场同步统一步骤、视频帧存的三区间操作步骤。本发明可应用于机载座舱显示器中,相比于传统的视频帧存乒乓操作方法,本发明实现的视频帧存轮寻操作可彻底解决动态画面出现断帧、撕裂的情况,画面显示效果更为清晰、稳定。 | ||
搜索关键词: | 一种 视频 帧存轮寻 操作 算法 实现 方法 | ||
【主权项】:
1.一种视频帧存轮寻操作算法的实现方法,应用于机载座舱显示器中,包括现场可编程逻辑门阵列FPGA,其特征在于包括以下步骤:S1、视频信号时钟统一步骤,将现场可编程逻辑门阵列FPGA中的先入先出队列FIFO作为行缓冲器,以第一路视频信号的时钟将数据写入先入先出队列FIFO,再以第二路视频信号的时钟将数据从先入先出队列FIFO中读出,实现了第一路视频信号和第二路视频信号的时钟统一;S2、视频信号行场同步统一步骤,现场可编程逻辑门阵列FPGA挂载一组RAM存储器,现场可编程逻辑门阵列FPGA内部逻辑控制RAM存储器的读写操作,以第一路视频信号的行、场同步信号将数据写入RAM存储器中,再以第二路视频信号的行、场同步信号为基准将数据从RAM存储器中读出,从而实现了第一路视频同步信号和第二路视频同步信号的统一;S3、视频帧存的三区间操作步骤,现场可编程逻辑门阵列FPGA在操作RAM存储器帧存时,按地址段区分,将其分为3个区间A、B、C,其读写操作顺序按以下逻辑执行,写A时,读B或C;写B时,读C或A;写C时,读A或B。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州长风航空电子有限公司,未经苏州长风航空电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711323132.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种显示同步方法及视频显示终端
- 下一篇:基于单应变换的视频同步方法