[发明专利]用于产生真随机亚稳态触发器链的模型的计算机系统在审
| 申请号: | 201711275069.5 | 申请日: | 2017-12-06 |
| 公开(公告)号: | CN108804954A | 公开(公告)日: | 2018-11-13 |
| 发明(设计)人: | 周浩华;黄智强;刘逸群 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
| 主分类号: | G06F21/72 | 分类号: | G06F21/72;G06F7/58 |
| 代理公司: | 南京正联知识产权代理有限公司 32243 | 代理人: | 顾伯兴 |
| 地址: | 中国台湾新竹科*** | 国省代码: | 中国台湾;71 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 一种真随机亚稳态触发器(TRMFF)编译器产生真随机亚稳态触发器链的电架构。所述编译器从标准胞元库选择真随机亚稳态触发器链的组件并根据本原多项式对这些组件进行逻辑连接以产生电架构。所述真随机亚稳态触发器链根据本原多项式从一个或多个实体进程提供随机数序列。在运算期间,真随机亚稳态触发器链内部及/或外部的一个或多个微观现象可造成在真随机亚稳态触发器链内存在一个或多个低电平的统计随机熵噪声信号。所述真随机亚稳态触发器链有利地利用所述一个或多个低电平的统计随机熵噪声信号来提供随机数序列。 | ||
| 搜索关键词: | 亚稳态 真随机 触发器链 本原多项式 随机数序列 噪声信号 编译器 低电平 架构 标准胞元 逻辑连接 运算期间 触发器 计算机系统 统计 微观 外部 进程 | ||
【主权项】:
1.一种用于产生真随机亚稳态触发器链的模型的计算机系统,其特征在于,所述计算机系统包括:存储器,存储编译器;以及处理器,被配置成执行所述编译器,所述编译器在由所述处理器执行时将所述处理器配置成:接收与亚稳态触发器对应的一个或多个第一标准胞元以及与所述亚稳态触发器的互补形式对应的一个或多个第二标准胞元;接收与逻辑电路对应的一个或多个第三标准胞元;以及根据预定义的本原多项式对所述一个或多个第一标准胞元、所述一个或多个第二标准胞元、及所述一个或多个第三标准胞元进行内连,以产生所述真随机亚稳态触发器链的所述模型。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711275069.5/,转载请声明来源钻瓜专利网。





