[发明专利]通信终端及其通信方法在审
申请号: | 201711055622.4 | 申请日: | 2017-10-31 |
公开(公告)号: | CN108023610A | 公开(公告)日: | 2018-05-11 |
发明(设计)人: | 唐彦波 | 申请(专利权)人: | 捷开通讯(深圳)有限公司 |
主分类号: | H04B1/401 | 分类号: | H04B1/401 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 李庆波 |
地址: | 518052 广东省深圳市南山区西丽街道中山园*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种通信终端及其通信方法,该通信终端基于通用处理器,通信终端及其通信方法包括:相互连接的基带板卡以及射频板卡,基带板卡包括多核处理器,射频板卡包括相互连接的射频收发器和现场可编程门阵列FPGA,其中,所述射频收发器用于信号的发送和接收;所述FPGA包括信号信道解码单元,所述信道解码单元用于在所述多核处理器的使用率超过设定值时对所述射频收发器接收到的信号进行信道解码处理。本发明通过将AMC板卡上的处理器物理层部分功能分解,并分配到其他模块协同处理,带来处理能力的提高和灵活性的提升,也提高使用者的体验度。 | ||
搜索关键词: | 通信 终端 及其 方法 | ||
【主权项】:
1.一种通信终端,其特征在于,所述通信终端基于通用处理器,包括相互连接的基带板卡以及射频板卡,基带板卡包括多核处理器,射频板卡包括相互连接的射频收发器和现场可编程门阵列FPGA,其中,所述射频收发器用于信号的发送和接收;所述FPGA包括信道解码单元,所述信道解码单元用于在所述多核处理器的使用率超过设定值时对所述射频收发器接收到的信号进行信道解码处理。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于捷开通讯(深圳)有限公司,未经捷开通讯(深圳)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201711055622.4/,转载请声明来源钻瓜专利网。
- 上一篇:具有垂直间隔开的部分包封的接触结构的封装体
- 下一篇:一种新型的容器清洁设备