[发明专利]用于标记需要写回持久存储的非事务代码区的开头和结束的指令有效
申请号: | 201710353595.2 | 申请日: | 2014-03-17 |
公开(公告)号: | CN107193756B | 公开(公告)日: | 2020-12-01 |
发明(设计)人: | T·威尔豪姆 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F12/0804 | 分类号: | G06F12/0804;G06F9/46 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 姬利永 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 公开了用于标记需要写回持久存储的非事务代码区的开头和结束的指令。所描述的处理器具有到非易失性随机存取存储器的接口和逻辑电路。该逻辑电路用于标识事务所修改的高速缓存行,该事务将易失性随机存取存储器看作该事务的持久存储。该逻辑电路还用于标识与事务不同的软件进程所修改的高速缓存行,该软件进程也将所述非易失性随机存取存储器看作持久存储。 | ||
搜索关键词: | 用于 标记 需要 持久 存储 事务 代码 开头 结束 指令 | ||
【主权项】:
一种处理器,包括:解码器,用于将第一指令解码成经解码的第一指令;以及执行单元,用于执行所述经解码的第一指令以:将硬件电路从第一模式切换到第二模式,其中在所述第一模式中,所述硬件电路跟踪在事务操作中被写入的高速缓存行,并在所述事务操作结束时执行提交或退回,且在所述第二模式中,所述硬件电路针对由非事务操作做出的修改跟踪写入到非易失性存储器的高速缓存行。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710353595.2/,转载请声明来源钻瓜专利网。
- 上一篇:移动终端自动化测试方法及装置
- 下一篇:集成电路系统和集成电路