[发明专利]用于时钟同步的方法和设备有效
申请号: | 201710272184.0 | 申请日: | 2017-04-24 |
公开(公告)号: | CN108737000B | 公开(公告)日: | 2020-01-21 |
发明(设计)人: | 黄华明;唐晓丹 | 申请(专利权)人: | 上海诺基亚贝尔股份有限公司 |
主分类号: | H04J3/06 | 分类号: | H04J3/06 |
代理公司: | 11256 北京市金杜律师事务所 | 代理人: | 王茂华 |
地址: | 201206 上*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本公开涉及用于时钟同步的方法和设备。该通信设备包括第一芯片和第二芯片。该方法包括:以预定格式串行化由所述第一芯片接收到的秒脉冲(1PPS)以及与该1PPS相对应的第一当前时间(TOD)信息,该第一TOD信息由第一芯片的第一计时器基于第一参考时钟生成,经过串行化的1PPS和第一TOD信息将向第二芯片递送;基于第一芯片与第二芯片之间的数据传播延迟,在第二芯片处对齐经过串行化的1PPS和第一TOD信息的相位;基于第二参考时钟,通过对经过串行化的1PPS和第一TOD信息进行解串行化来获取第二TOD信息,第一参考时钟和第二参考时钟与相同的时钟源相关联;以及利用第二TOD信息设定第二芯片的第二计时器,以同步所述第一芯片和所述第二芯片。 | ||
搜索关键词: | 芯片 参考时钟 串行化 计时器 方法和设备 时钟同步 解串行化 数据传播 预定格式 对齐 秒脉冲 时钟源 递送 通信设备 延迟 关联 | ||
【主权项】:
1.一种在通信设备处实施的时间同步方法,所述通信设备包括第一芯片和第二芯片,所述方法包括:/n以预定格式串行化由所述第一芯片接收到的秒脉冲(1PPS)和与所述1PPS相对应的第一当前时间(TOD)信息,所述第一TOD信息由所述第一芯片的第一计时器基于第一参考时钟生成,经过串行化的所述1PPS和所述第一TOD信息将向所述第二芯片递送;/n基于所述第一芯片与所述第二芯片之间的数据传播延迟,在所述第二芯片处对齐经过串行化的所述1PPS和所述第一TOD信息的相位;/n基于第二参考时钟,通过对经过串行化的所述1PPS和所述第一TOD信息进行解串行化来获取第二TOD信息,所述第一参考时钟和所述第二参考时钟与相同的时钟源相关联;以及/n利用所述第二TOD信息设定所述第二芯片的第二计时器,以同步所述第一芯片和所述第二芯片。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海诺基亚贝尔股份有限公司,未经上海诺基亚贝尔股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710272184.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种时间同步方法及装置
- 下一篇:一种数据处理方法及相关设备