[发明专利]低密度奇偶校验装置与其操作方法有效
申请号: | 201710043273.8 | 申请日: | 2017-01-19 |
公开(公告)号: | CN106981296B | 公开(公告)日: | 2019-06-21 |
发明(设计)人: | 戴颖煜;朱江力 | 申请(专利权)人: | 威盛电子股份有限公司 |
主分类号: | G06F11/10 | 分类号: | G06F11/10;G11B20/18 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 王珊珊 |
地址: | 中国台*** | 国省代码: | 中国台湾;71 |
权利要求书: | 暂无信息 | 说明书: | 暂无信息 |
摘要: | 低密度奇偶校验(LDPC)装置与其操作方法。所述LDPC装置包括LDPC迭代计算电路、决定位存储电路与收敛检测电路。LDPC迭代计算电路进行LDPC迭代运算,以获得对应变量节点的新决定位值。决定位存储电路使用新决定位值来更新多个旧决定位值中的一个对应旧决定位值。收敛检测电路存储多个校验节点的每一个的校验和。收敛检测电路使用新决定位值与对应旧决定位值来更新这些校验和中的一个对应校验和。收敛检测电路依据这些校验节点的这些校验和,来判定LDPC迭代运算是否为收敛。 | ||
搜索关键词: | 密度 奇偶校验 装置 与其 操作方法 | ||
【主权项】:
1.一种低密度奇偶校验LDPC装置,用以将原码字解码为经解码码字,其中,所述LDPC装置包括:LDPC迭代计算电路,被配置为使用该原码字去进行LDPC迭代运算,以获得多个变量节点的一对应变量节点的新决定位值;决定位存储电路,耦接至该LDPC迭代计算电路以接收该对应变量节点的该新决定位值,被配置为使用该新决定位值来更新被存储于该决定位存储电路的这些变量节点的多个旧决定位值中的一个对应旧决定位值,其中当该LDPC迭代运算为收敛时,该决定位存储电路所存储的这些变量节点的这些旧决定位值作为该经解码码字;以及收敛检测电路,耦接至该LDPC迭代计算电路以接收该新决定位值,耦接至该决定位存储电路以读取该对应旧决定位值,其中该收敛检测电路被配置为存储多个校验节点的每一个的校验和,使用该新决定位值与该对应旧决定位值来更新这些校验和中的一对应校验和,以及依据这些校验节点的这些校验和来判定该LDPC迭代运算是否为收敛。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于威盛电子股份有限公司,未经威盛电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201710043273.8/,转载请声明来源钻瓜专利网。