[实用新型]一种柱状透镜3D裸眼技术的LED小间距拼接处理装置有效
申请号: | 201620567067.8 | 申请日: | 2016-06-14 |
公开(公告)号: | CN205793078U | 公开(公告)日: | 2016-12-07 |
发明(设计)人: | 戴志明 | 申请(专利权)人: | 深圳蓝普视讯科技有限公司 |
主分类号: | H04N13/04 | 分类号: | H04N13/04;H04N5/265 |
代理公司: | 北京科亿知识产权代理事务所(普通合伙)11350 | 代理人: | 汤东凤 |
地址: | 518000 广东省深圳市*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型公开了一种柱状透镜3D裸眼技术的LED小间距拼接处理装置,包括FPGA控制系统和时序控制模块,所述FPGA控制系统与异步处理模块相连接,异步处理模块通过解压模块与脉冲产生模块相连接,脉冲产生模块与仿真电路相连接,仿真电路的一端通过内部存储器与梯形校正模块相连接,仿真电路的另一端与基准校对模块相连接,且基准校对模块与电压偏置模块相连接,电压偏置模块与DDR2控制器相连接,且电压偏置模块通过信号采集模块与信号处理模块相连接;所述时序控制模块与时钟模块相连接,时钟模块通过复位检测模块与输出时序模块相连接,且输出时序模块通过波形检测模块与数据编码模块相连接,数据编码模块与梯形校正模块相连接。 | ||
搜索关键词: | 一种 柱状 透镜 裸眼 技术 led 间距 拼接 处理 装置 | ||
【主权项】:
一种柱状透镜3D裸眼技术的LED小间距拼接处理装置,包括FPGA控制系统(1)和时序控制模块(2),其特征在于:所述FPGA控制系统(1)与异步处理模块(5)相连接,异步处理模块(5)通过解压模块(3)与脉冲产生模块(10)相连接,脉冲产生模块(10)与仿真电路(4)相连接,仿真电路(4)的一端通过内部存储器(6)与梯形校正模块(9)相连接,仿真电路(4)的另一端与基准校对模块(7)相连接,且基准校对模块(7)与电压偏置模块(11)相连接,电压偏置模块(11)与DDR2控制器(8)相连接,且电压偏置模块(11)通过信号采集模块(15)与信号处理模块(12)相连接,信号处理模块(12)通过稳压模块(13)与信号输出模块(17)相连接;所述时序控制模块(2)与时钟模块(14)相连接,时钟模块(14)通过复位检测模块(16)与输出时序模块(19)相连接,且输出时序模块(19)通过波形检测模块(18)与数据编码模块(22)相连接,数据编码模块(22)与梯形校正模块(9)相连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳蓝普视讯科技有限公司,未经深圳蓝普视讯科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201620567067.8/,转载请声明来源钻瓜专利网。