[发明专利]基于以太网物理层芯片速率连续可变的收发器及传输方法有效

专利信息
申请号: 201611254153.4 申请日: 2016-12-30
公开(公告)号: CN106788566B 公开(公告)日: 2022-08-09
发明(设计)人: 杨阳;俞小露;曹桂平;胡鑫;於霞;唐学峰;陈静 申请(专利权)人: 合肥国为电子有限公司
主分类号: H04B1/40 分类号: H04B1/40;H04L12/02
代理公司: 合肥天明专利事务所(普通合伙) 34115 代理人: 金凯
地址: 230088 安徽省高新区*** 国省代码: 安徽;34
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种基于以太网物理层芯片速率连续可变的收发器及传输方法,属于地震勘探技术领域,收发器包括FPGA控制芯片、和第一、第二PHY芯片,FPGA分别通过时钟接口与第一、第二PHY芯片的输入接口连接、通过数据输入输出接口RGMII或MII与第一、第二PHY芯片连接以及通过数据管理输入输出接口MDIO与第一、第二PHY芯片连接。另外公开一种利用上述收发器进行数据传输的方法。本发明仅采用FPGA主控芯片通过MII接口与PHY芯片连接,进行数据传输,而且本发明中采用FPGA直接驱动PHY参考时钟,节省了CPU、无源25MHz晶振等器件的使用,大大减少了数据传输所需要的器件,降低了收发器的成本和功耗,对野外施工及地震勘探等领域具有重要的意义。
搜索关键词: 基于 以太网 物理层 芯片 速率 连续 可变 收发 传输 方法
【主权项】:
一种基于以太网物理层芯片速率连续可变的收发器,其特征在于,包括FPGA控制芯片(10)、和第一、第二PHY芯片(21、22),FPGA(10)分别通过时钟接口与第一、第二PHY芯片(21、22)的输入接口连接、通过数据输入输出接口RGMII或MII与第一、第二PHY芯片(21、22)连接以及通过数据管理输入输出接口MDIO与第一、第二PHY芯片(21、22)连接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于合肥国为电子有限公司,未经合肥国为电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201611254153.4/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top