[发明专利]基于位置对应关系的指令Cache一致性的实现方法有效
申请号: | 201611147800.1 | 申请日: | 2016-12-13 |
公开(公告)号: | CN106776367B | 公开(公告)日: | 2020-05-12 |
发明(设计)人: | 胡向东;李俊;蒋生健 | 申请(专利权)人: | 上海高性能集成电路设计中心 |
主分类号: | G06F12/0817 | 分类号: | G06F12/0817;G06F12/0808 |
代理公司: | 上海泰能知识产权代理事务所 31233 | 代理人: | 宋缨;钱文斌 |
地址: | 200120 上海市*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种基于位置对应关系的指令Cache一致性的实现方法,在指令Cache管理部件和二级Cache管理部件设置具有相同组织结构的Itag阵列和FB装填缓冲,其中,指令Cache管理部件采用虚地址,二级Cache管理部件采用物理地址。当出现指令访问指令Cache缺失时,先申请V‑FB装填缓冲的条目,再根据V‑FB装填缓冲的条目申请P‑FB装填缓冲的条目,当指令Cache块数据完全返回指令Cache管理部件后,V‑FB装填缓冲开始装填V‑Itag阵列,装填完毕后,根据装填V‑Itag阵列的位置,P‑FB装填缓冲将内容装填到P‑Itag阵列的相应位置,最后依序将P‑FB装填缓冲的条目和V‑FB装填缓冲的条目置无效。本发明实现了指令Cache的一致性。 | ||
搜索关键词: | 基于 位置 对应 关系 指令 cache 一致性 实现 方法 | ||
【主权项】:
一种基于位置对应关系的指令Cache一致性的实现方法,其特征在于,在指令Cache管理部件设置V‑Itag阵列和V‑FB装填缓冲,在二级Cache管理部件中设置P‑Itag阵列和P‑FB装填缓冲,其中,V‑FB装填缓冲和P‑FB装填缓冲具有相同组织结构,V‑FB装填缓冲与P‑FB装填缓冲在相同的位置上保存着同一个Cache行的信息,V‑FB装填缓冲记录的是虚地址,P‑FB装填缓冲记录的物理地址;V‑Itag阵列和P‑Itag阵列具有相同组织结构,V‑Itag阵列与P‑Itag阵列中相同的位置存放着同一个Cache行的信息,V‑Itag阵列采用虚地址标记,P‑Itag阵列采用物理地址标记;当出现指令访问指令Cache缺失时,对指令Cache缺失进行装填,具体为:先申请V‑FB装填缓冲的条目并记录所需信息,再根据V‑FB装填缓冲的条目申请P‑FB装填缓冲的条目并记录所需信息,当指令Cache块数据完全返回指令Cache管理部件后,V‑FB装填缓冲开始装填V‑Itag阵列,装填完毕后,根据装填V‑Itag阵列的位置,P‑FB装填缓冲将内容装填到P‑Itag阵列的相应位置,最后依序将P‑FB装填缓冲的条目和V‑FB装填缓冲的条目置无效。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海高性能集成电路设计中心,未经上海高性能集成电路设计中心许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201611147800.1/,转载请声明来源钻瓜专利网。
- 上一篇:地址访问方法及装置
- 下一篇:一种数据读取时的缓存管理方法、装置及系统