[发明专利]一种约束Delaunay三角网的并行构建方法在审
申请号: | 201610915403.8 | 申请日: | 2016-10-21 |
公开(公告)号: | CN106485766A | 公开(公告)日: | 2017-03-08 |
发明(设计)人: | 沈敬伟;汪宇;周廷刚 | 申请(专利权)人: | 西南大学 |
主分类号: | G06T11/20 | 分类号: | G06T11/20 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 400715*** | 国省代码: | 重庆;85 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种约束Delaunay三角网的并行构建方法,围绕着Delaunay三角网的构建、约束条件的嵌入、约束嵌入的并行计算三个方面的展开工作。选择逐点插入法构建Delaunay三角网,其中凸包构建采用Graham扫描法,嵌入约束采用分部剖分多边形的方法,避免了交换边算法出现的可能的死循环,并行计算上对嵌入约束的非共影响域部分并行化,大大缩短了嵌入约束的时间。并行编程应结合实际情况在数据量、运算量大并且能够并行化的串行代码中实现并行计算,只有恰当的任务分解、良好的数据冲突处理、正确的并行策略选择,才能使开辟多线程的系统开销远低于并行计算的提升收益,从而使得并行计算的优势突显出来。 | ||
搜索关键词: | 一种 约束 delaunay 三角 并行 构建 方法 | ||
【主权项】:
一种约束Delaunay三角网的并行构建方法,其特征在于:采用逐点插入法构建Delaunay三角网,其中凸包构建采用Graham扫描法,采用分部剖分多边形的方法嵌入约束,避免了交换边算法出现的可能的死循环,并行计算上对嵌入约束的非共影响域部分并行化大大缩短了嵌入约束的时间。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西南大学,未经西南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610915403.8/,转载请声明来源钻瓜专利网。
- 上一篇:一种自动描绘人脸线条画的方法
- 下一篇:电子书籍封面生成方法及装置