[发明专利]EMMC接口和NAND接口的相位调整方法及装置有效
申请号: | 201610292352.8 | 申请日: | 2016-05-05 |
公开(公告)号: | CN105930241B | 公开(公告)日: | 2018-06-08 |
发明(设计)人: | 廖裕民 | 申请(专利权)人: | 福州瑞芯微电子股份有限公司 |
主分类号: | G06F11/26 | 分类号: | G06F11/26 |
代理公司: | 福州市鼓楼区京华专利事务所(普通合伙) 35212 | 代理人: | 宋连梅 |
地址: | 350000 福建省*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种EMMC接口和NAND接口的相位调整方法及装置,在首次正常工作模式前对PCB板的自适应训练,测试激励数据按照预先存储的数据序列的传输时钟频率送出,经两级寄存器延迟后送出主控芯片的数据引脚端口,然后经过PCB导线传输至EMMC或NAND器件的数据pin脚;同时EMMC或NAND的数据传输时钟依次经过相位延迟和寄存器延迟后输出至主控芯片的时钟引脚端口,然后经过PCB导线传输至EMMC或NAND器件的时钟pin脚;通过控制所述相位延迟和寄存器延迟,直至找到最佳匹配PCB板级相位延迟的芯片内部相位延迟配置,以供主控芯片在正常工作时进行EMMC或NAND数据传输。这样就可以和不同PCB电气条件达到最佳的匹配效果。 | ||
搜索关键词: | 相位延迟 主控芯片 寄存器 延迟 导线传输 相位调整 送出 测试激励数据 传输时钟频率 数据传输时钟 正常工作模式 自适应训练 电气条件 匹配效果 时钟引脚 数据传输 数据序列 数据引脚 预先存储 最佳匹配 两级 芯片 输出 配置 | ||
【主权项】:
一种EMMC接口的相位调整方法,其特征在于:(1)在首次正常工作模式前对PCB板进行自适应训练,首先控制测试模式信号设置为有效;(2)测试激励数据被选通,并按照预先存储的数据序列的传输时钟频率送出,经两级寄存器延迟后送至主控芯片的数据引脚端口,然后经过PCB导线传输至EMMC的数据pin脚;同时EMMC的数据传输时钟依次经过相位延迟和寄存器延迟后输出至主控芯片的时钟引脚端口,然后经过PCB导线传输至EMMC的时钟pin脚;(3)通过控制所述相位延迟和寄存器延迟,直至找到最佳匹配PCB板相位延迟的芯片内部相位延迟配置,具体过程如下:(31)控制所述相位延迟和寄存器延迟为起始延迟配置;(32)将经过所述相位延迟和寄存器延迟的时钟送往EMMC,然后通过等长的数据反馈线和时钟反馈线连接回来时钟和数据,然后使用连接回来的时钟和数据进行采样并存储;(33)当采样数据达到指定长度后,读取原始的测试激励数据序列进行对比;如果对比正确,则表明PCB板上的EMMC端采样没有问题,此时自适应训练结束,把测试模式信号置为无效,并将当前的时钟延迟配置作为这个PCB板的最佳延迟配置;如果对比不正确,则控制所述相位延迟和寄存器延迟为下一个延迟配置的训练流程,回到(32)继续自适应训练,如此不断配置直到所有配置结束或者找到最佳延迟配置退出自适应训练;(4)自适应训练完成后,主控芯片在正常工作时,按照自适应训练得到的最佳延迟配置进行EMMC数据传输。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福州瑞芯微电子股份有限公司,未经福州瑞芯微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201610292352.8/,转载请声明来源钻瓜专利网。