[发明专利]多线程计算机系统中的地址扩展及缩短有效
申请号: | 201580015831.9 | 申请日: | 2015-03-16 |
公开(公告)号: | CN106233254B | 公开(公告)日: | 2019-04-26 |
发明(设计)人: | D·格雷纳;M·法雷尔;D·L·奥西塞克;D·W·施密特;F·Y·布萨巴;J·P·库巴拉;J·D·布拉德伯里;L·C·海勒;T·斯莱格尔;C·小盖尼 | 申请(专利权)人: | 国际商业机器公司 |
主分类号: | G06F9/50 | 分类号: | G06F9/50;G06F9/38;G06F9/30 |
代理公司: | 北京市中咨律师事务所 11247 | 代理人: | 于静;张亚非 |
地址: | 美国*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 一种计算机系统包括配置,所述配置具有能在单线程(ST)模式与多线程(MT)模式之间配置的核心。所述ST模式处理主要线程,且所述MT模式处理所述主要线程及所述核心的共享资源上的一个或多个次要线程。多线程工具被配置为控制对所述配置的利用以执行一种方法,所述方法包括在所述ST模式中使用核心地址值存取所述主要线程及自所述ST模式切换至所述MT模式。在所述MT模式中使用扩展后的地址值存取所述主要线程或所述一个或多个次要线程中的一者,其中所述扩展后的地址值包括与线程地址值串接的所述核心地址值。 | ||
搜索关键词: | 多线程 计算机系统 中的 地址 扩展 缩短 | ||
【主权项】:
1.一种计算机系统,包括:配置,其包括能在单线程(ST)模式与多线程(MT)模式之间配置的核心,所述ST模式处理主要线程,且所述MT模式处理所述主要线程及所述核心的共享资源上的一个或多个次要线程;及多线程工具,其被配置为控制对所述配置的利用以执行一种方法,所述方法包括:在所述ST模式中使用核心地址值存取所述主要线程;自所述ST模式切换至所述MT模式;及在所述MT模式中使用扩展后的地址值存取所述主要线程或所述一个或多个次要线程中的一者,所述扩展后的地址值包括与线程地址值串接的所述核心地址值,其中所述扩展后的地址值包括移位后的核心地址值,所述移位后的核心地址值被移位基于所请求最大线程识别符的量。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国际商业机器公司,未经国际商业机器公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201580015831.9/,转载请声明来源钻瓜专利网。