[发明专利]使用极性码的不对称纠错和闪速存储器重写在审

专利信息
申请号: 201580014774.2 申请日: 2015-01-14
公开(公告)号: CN107077886A 公开(公告)日: 2017-08-18
发明(设计)人: 伊亚尔·恩加德;李玥;乔格·克列韦尔;迈克尔·朗博格;蒋安虓;约书亚·布鲁克 申请(专利权)人: 加州理工学院;新泽西理工学院;纽约州立大学布法罗分校;得克萨斯A&M大学系统
主分类号: G11C11/56 分类号: G11C11/56
代理公司: 北京安信方达知识产权代理有限公司11262 代理人: 陆建萍,郑霞
地址: 美国加利*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 所公开的技术用于生成表示存储设备中的数据的代码,该代码在改变数据值时可避免块擦除操作。使用被称为码字的所生成的代码,包括二进制数字(位)的数据值可被编码和解码,使得码字可包括块擦除避免代码,其中,数据消息m的二进制数字可被编码,使得经编码的数据消息可被存入数据设备的多个存储单元,并且,一旦存储单元的值从第一逻辑值改变到第二逻辑值,存储单元的值可不管随后所接收的消息而保持在第二逻辑值处,直到在存储单元上的块擦除操作。类似地,包括输入码字的所接收的数据消息可在数据设备中解码以恢复估计的源数据消息,其中多个二进制位的源数据值已经利用公开的块擦除避免代码被编码。
搜索关键词: 使用 极性 不对称 纠错 存储器 重写
【主权项】:
一种操作数据设备的方法,所述方法包括:在通信信道上由所述数据设备接收消息m;处理所述消息m,使得经处理的消息m的多个二进制数字表示块擦除避免代码的码字,其中所述经处理的消息m的所述二进制数字表示所述数据设备的多个存储单元,使得在存储单元的值从第一逻辑值改变到第二逻辑值之后,不管后续所接收的消息,所述存储单元的值保持在所述第二逻辑值处,直到对所述存储单元的块擦除操作;以及在所述数据设备的存储单元中存储所述经处理的消息m。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于加州理工学院;新泽西理工学院;纽约州立大学布法罗分校;得克萨斯A&M大学系统,未经加州理工学院;新泽西理工学院;纽约州立大学布法罗分校;得克萨斯A&M大学系统许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201580014774.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top