[实用新型]一种高二阶级联结构Sigma-Delta调制器系统有效
申请号: | 201520376267.0 | 申请日: | 2015-06-04 |
公开(公告)号: | CN204559547U | 公开(公告)日: | 2015-08-12 |
发明(设计)人: | 魏榕山;于静;郭仕忠;何明华 | 申请(专利权)人: | 福州大学 |
主分类号: | H03M3/00 | 分类号: | H03M3/00 |
代理公司: | 福州元创专利商标代理有限公司 35100 | 代理人: | 蔡学俊 |
地址: | 350002 福*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种高二阶级联结构Sigma-Delta调制器系统,通过在传统MASH 1-1调制器结构的基础上,增加了一条级间路径,该路径包含一个传递函数为2z-1-z-2的模块,实现了4阶噪声整形功能。本实用新型结构显著减少了积分器的使用,降低了有源加法器的复杂度,实现了高二阶噪声整形的功能。 | ||
搜索关键词: | 一种 阶级 联结 sigma delta 调制器 系统 | ||
【主权项】:
一种高二阶级联结构Sigma‑Delta调制器系统,其特征在于:包括两级级联的单环结构,第一级单环结构包括依次连接的第一积分器、第一加法器、第一量化器Q1以及第一反馈环路;第二级单环结构包括依次连接的第二积分器、第二加法器、第二量化器Q2以及第二反馈环路;所述高二阶级联结构Sigma‑Delta调制器系统还包括一条级间模拟路径,所述的级间模拟路径的始发端与第二级单环结构的第二积分器的输入端相连,所述的级间模拟路径的结束端连接至第一级单环结构的第一量化器Q1的输入端;所述的级间模拟路径包括用以实现一个单位延时的第一延时模块T1、用以实现两个单位延时的第二延时模块T2、常数模块2、常数模块‑1以及一加法器,所述的级间模拟路径的始发端为第一延时模块T1以及第二延时模块T2的输入端,所述第一延时模块T1与所述第二延时模块T2的输出端分别经所述常数模块2与所述常数模块‑1连接至所述加法器的输入端,所述加法器的输出端作为所述级间模拟路径的结束端;所述第一级的第一量化器Q1的输出与所述第二级的第二量化器Q2的输出分别经第一消除逻辑模块STF2d(z)与第二消除逻辑模块NTF1d(z)连接至第三加法器得到所述高二阶级联结构Sigma‑Delta调制器系统输出Y(z)。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福州大学,未经福州大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201520376267.0/,转载请声明来源钻瓜专利网。