[发明专利]用于识别集成电路的供电电压误差的方法有效
申请号: | 201510083732.6 | 申请日: | 2015-02-16 |
公开(公告)号: | CN104849526B | 公开(公告)日: | 2019-07-16 |
发明(设计)人: | T.基尔希纳;M.弗里施克;Y.施皮特 | 申请(专利权)人: | 罗伯特·博世有限公司 |
主分类号: | G01R19/00 | 分类号: | G01R19/00 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 卢江;胡莉莉 |
地址: | 德国斯*** | 国省代码: | 德国;DE |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及一种用于识别集成电路(300)的供电电压误差的方法,其中逻辑电路(100a、100b)由供电电压(200)供电,其中监控表征逻辑电路(100a、100b)的门运行时间的值(104)并且当表征逻辑电路(100a、100b)的门运行时间的值(104)低于下阈值(Pmin)和/或超过上阈值(Pmax)时确定供电电压误差。 | ||
搜索关键词: | 用于 识别 集成电路 供电 电压 误差 方法 | ||
【主权项】:
1.一种用于识别集成电路(300)的供电电压误差的方法,其中逻辑电路(100a、100b)由供电电压(200)供电,其中监控表征所述逻辑电路(100a、100b)的门运行时间的值并且当表征所述逻辑电路(100a、100b)的门运行时间的值低于下阈值(Pmin)和/或超过上阈值(Pmax)时,确定供电电压误差,其中在所述逻辑电路(100a、100b)的多个串联连接的逻辑门(101)的输出端上产生的信号模式中的模式中断(104)的位置作为表征所述逻辑电路(100a、100b)的门运行时间的值被监控。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于罗伯特·博世有限公司,未经罗伯特·博世有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201510083732.6/,转载请声明来源钻瓜专利网。
- 上一篇:AC检测
- 下一篇:使用测试组件的测试方法