[发明专利]数据处理装置和数据处理方法有效
申请号: | 201480000958.9 | 申请日: | 2014-01-27 |
公开(公告)号: | CN104221292B | 公开(公告)日: | 2019-07-02 |
发明(设计)人: | 篠原雄二;山本真纪子 | 申请(专利权)人: | 索尼公司 |
主分类号: | H03M13/19 | 分类号: | H03M13/19 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 张荣海 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本技术涉及能够提供具有良好的差错率的LDPC码的数据处理装置和数据处理方法。LDPC编码器以64,800比特的码长和24/30、25/30、26/30、27/30、28/30或29/30的LDPC码率来进行编码。LDPC码包含信息比特和奇偶比特,并且校验矩阵(H)是由与LDPC码的信息比特相对应的信息矩阵部分和与奇偶比特相对应的奇偶矩阵部分构成的。校验矩阵(H)的信息矩阵部分由按每360行表述信息矩阵部分的一元素的位置的校验矩阵初始值表格表示。本技术可在进行LDPC编码和LDPC解码的情况下应用。 | ||
搜索关键词: | 数据处理 装置 方法 | ||
【主权项】:
1.一种数据处理装置,包括:编码单元,被配置为基于低密度奇偶校验LDPC码的奇偶校验矩阵将信息比特编码成具有64800比特的码长N和24/30的码率r的LDPC码,其中所述LDPC码包括信息比特和奇偶比特,所述奇偶校验矩阵包括与所述信息比特相对应的M×K维的信息矩阵部分和与所述奇偶比特相对应的M×M维的奇偶矩阵部分,K为信息长度,M为奇偶长度,其中N=K+M,以及K=N×r,所述奇偶矩阵部分具有阶梯结构,在所述奇偶矩阵部分中,元素“1”是以阶梯方式布置的,所述奇偶矩阵部分在第一行的行权重为1、并且在其余行的行权重为2,以及在最末列的列权重为1、并且在其余列的列权重为2,所述信息矩阵部分由奇偶校验矩阵初始值表格表示,其中,所述奇偶校验矩阵初始值表格是在其第i行示出元素“1”在所述信息矩阵的第1+360×(i‑1)列中的位置的表格,以及其中所述信息矩阵的第2+360×(i‑1)列至第360×i列是基于每个第1+360×(i‑1)列,通过将各自的在前的列向下循环偏移M/360来确定的,其中1≤i≤K/360,并且所述奇偶校验矩阵初始值表格包括:![]()
![]()
![]()
![]()
![]()
![]()
![]()
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于索尼公司,未经索尼公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201480000958.9/,转载请声明来源钻瓜专利网。
- 上一篇:一种绿色环保的水基型脱模剂
- 下一篇:一种清洗型立体打印机
- 同类专利
- 专利分类