[实用新型]一种具有二输入或逻辑功能的忆阻逻辑电路有效
申请号: | 201420551766.4 | 申请日: | 2014-09-24 |
公开(公告)号: | CN204103895U | 公开(公告)日: | 2015-01-14 |
发明(设计)人: | 张黎莎;谢东福 | 申请(专利权)人: | 嘉兴学院;谢东福 |
主分类号: | H03K19/20 | 分类号: | H03K19/20 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 314000 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型一种具有二输入或逻辑功能的忆阻逻辑电路,由三个忆阻器件构成;结合多个CMOS(Complementary Metal-Oxide-Semiconductor)开关,以保证忆阻之间的独立工作。通过四个输入in2、in3、in4和in5分别受四个不同的v2、v3、v4和v1驱动四个时序电压,具有二输入或逻辑功能的忆阻逻辑电路能够以流水方式工作;忆阻逻辑电路可以有效地实现二输入或逻辑功能。 | ||
搜索关键词: | 一种 具有 输入 逻辑 功能 逻辑电路 | ||
【主权项】:
一种具有二输入或逻辑功能的忆阻逻辑电路,其特征在于它由第一CMOS(Complementary Metal‑Oxide‑Semiconductor)开关(1),第一忆阻(2),第二CMOS开关(3),第三CMOS开关(4),第一电阻(5),第一地端(6),第二电阻(7),第二忆阻(8)、第四CMOS开关(9)、第三忆阻(10)、第三电阻(11)和第五CMOS开关(12)组成;第一CMOS开关(1)的输入端,作为具有二输入或逻辑功能的忆阻逻辑电路输入in1;第三CMOS开关(4)的输入端,作为具有二输入或逻辑功能的忆阻逻辑电路输入in6;第一CMOS开关(1)的控制端、第三CMOS开关(4)和第五CMOS开关(12)的控制端相连,作为具有二输入或逻辑功能的忆阻逻辑电路输入in2;第一忆阻(2)的正极和第二忆阻(8)的正极相连,作为具有二输入或逻辑功能的忆阻逻辑电路输入in3;第二CMOS开关(3)的控制端和第四CMOS开关(9)的控制端相连,作为具有二输入或逻辑功能的忆阻逻辑电路输入in4;第一电阻(5)的输出端、第二电阻(7)的输出端和第三电阻(11)的输出端接到第一地端(6);第一CMOS开关(1)的输出端、第二CMOS开关(3)的输入端、第一忆阻(2)的负极和第一电阻(5)的输入端相连;第三CMOS开关(4)的输出端、第四CMOS开关(9)的输入端、第二忆阻(8)的负极和第二电阻(7)的输入端相连;第二CMOS开关(3)的输出端、第四CMOS开关(9)的输出端、第三忆阻(10)的正极、第三电阻(11)的输入端和第五CMOS开关(12)的输入端相连;第三忆阻(10)的负极,作为具有二输入或逻辑功能的忆阻逻辑电路输入in5;第五CMOS开关(12)的输出端,作为具有二输入或逻辑功能的忆阻逻辑电路的输出out1。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于嘉兴学院;谢东福,未经嘉兴学院;谢东福许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201420551766.4/,转载请声明来源钻瓜专利网。