[发明专利]差分解码器有效
申请号: | 201410320543.1 | 申请日: | 2014-07-08 |
公开(公告)号: | CN104283664B | 公开(公告)日: | 2017-12-08 |
发明(设计)人: | L·F·拉尔;W·J·托马斯;W·胡珀 | 申请(专利权)人: | 美国亚德诺半导体公司 |
主分类号: | H04L7/00 | 分类号: | H04L7/00;H04L25/40;H03M5/12 |
代理公司: | 中国国际贸易促进委员会专利商标事务所11038 | 代理人: | 秦晨 |
地址: | 美国马*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明涉及差分解码器。在示例实施例中,所公开的信号处理器经配置以解码第一时钟、零上变化的差分曼彻斯特编码数据流。数据流不具有当地时钟,以及组合和顺序逻辑用于将流解码为定时的数据信号和可选的误差信号。解码包括解析器,将输入数据流解析成中间数据信号、中间时钟信号和调节信号。数据和误差发生器接收三个信号并输出定时的数据信号和定时的误差信号。 | ||
搜索关键词: | 解码器 | ||
【主权项】:
一种用于解码复合时钟数据信号min为数据信号data,而无需使用本地时钟的解码器电路,包括:解析电路,经配置以解析复合时钟数据信号min为中间数据信号a、调节信号b和中间时钟信号p0,其中所述解析电路包括:脉冲发生器,经配置以接收复合时钟数据信号min并经在复合时钟数据信号min的每个转变边沿输出脉冲pi;延迟电路,具有延迟时间td并配置以接收脉冲pi和输出中间时钟信号p0;以及触发器,经配置以一旦接收脉冲pi则设置时钟脉冲信号cke,并一旦接收中间时钟信号p0则复位时钟脉冲信号cke;以及数据电路,包括:逻辑子网,经配置以接收中间数据信号a、调节信号b和中间时钟信号p0并根据中间数据信号a、调节信号b和中间时钟信号p0产生时钟信号sclk;以及数据子网络,由时钟信号sclk定时并经配置以根据中间数据信号a产生数据信号data。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美国亚德诺半导体公司,未经美国亚德诺半导体公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410320543.1/,转载请声明来源钻瓜专利网。
- 上一篇:一种芹菜化肥及其制备方法
- 下一篇:一种糯米专用化肥及其制备方法