[发明专利]一种∑‑△分数频率综合器用自动频率校准电路有效
申请号: | 201410264289.8 | 申请日: | 2014-06-13 |
公开(公告)号: | CN104038215B | 公开(公告)日: | 2017-06-09 |
发明(设计)人: | 张长春;宋韦;郑立博;郭宇锋;刘蕾蕾 | 申请(专利权)人: | 南京邮电大学 |
主分类号: | H03L7/08 | 分类号: | H03L7/08;H03L7/18 |
代理公司: | 南京经纬专利商标代理有限公司32200 | 代理人: | 叶连生 |
地址: | 210023 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种∑‑△分数频率综合器用自动频率校准电路,主要包含一个除2M分频器,一个受控计数器,一个比较器以及一个状态机。所述除2M分频器控制计数器、比较器和状态机的运作;控制着受控计数器的有效计数时长,为比较器和状态机提供采样或工作时钟,以及协调它们之间的时序关系。比较器用于对参考时钟fREF及反馈时钟fDIV进行频率比较。低电平时是粗校准阶段,高电平时是细校准阶段。在粗校准阶段,频率综合器锁相环回路断开,VCO的模拟控制端连接固定电平,在粗校准阶段,result信号为低电平,因而∑‑△小数调制器断开,降低了∑‑△小数调制器产生的小数分频比部分对反馈时钟fDIV的计数值产生的频率误差,而在细校准阶段,电路正常运作。 | ||
搜索关键词: | 一种 分数 频率 综合 器用 自动 校准 电路 | ||
【主权项】:
一种∑‑Δ分数频率综合器用自动频率校准电路,其特征在于:该电路包含有一个除2M分频器,一个受控计数器,一个比较器以及一个状态机,所述除2M分频器控制计数器、比较器和状态机的运作;除2M分频器的时钟输入端clk接参考信号源的输出端,除2M分频器的第一输出端Qa接比较器的时钟信号输入端clk,除2M分频器的第二输出端Qb接状态机的时钟信号输入端clk,除2M分频器的第三输出端Qbn接受控计数器的输入端ctrl,受控计数器的输入端D接可编程分频器的输出端,受控计数器的输出端Q接比较器的另一输入端D,比较器的输出端Q接状态机的输入端D,状态机的输出端rslt输出result信号,同时接∑‑Δ调制器的reset输入端,状态机的另一输出端Q输出n位控制字接压控振荡器的输入端;频率综合器的参考信号源、鉴频鉴相器、电荷泵、环路滤波器、单刀双掷开关SW、压控振荡器、除2分频器顺序串联连接;压控振荡器的输出端还与可编程分频器的输入端连接,∑‑Δ调制器的输出端接可编程分频器的输入端,所述的单刀双掷开关SW在粗校准阶段,断开频率综合器锁相环回路,压控振荡器的模拟控制端连接固定电平VDD/2;而细校准阶段,频率综合器锁相环回路闭合,环路自动校准并运作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京邮电大学,未经南京邮电大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410264289.8/,转载请声明来源钻瓜专利网。