[发明专利]一种多奈奎斯特域数模转换器有效

专利信息
申请号: 201410243495.0 申请日: 2014-06-03
公开(公告)号: CN104009759B 公开(公告)日: 2017-01-25
发明(设计)人: 李晓鹏;张有涛;张敏 申请(专利权)人: 南京国博电子有限公司;中国电子科技集团公司第五十五研究所
主分类号: H03M1/66 分类号: H03M1/66
代理公司: 江苏永衡昭辉律师事务所32250 代理人: 王斌
地址: 211111 江苏*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明公开了一种多奈奎斯特域数模转换器,包括依次连接的K1 LVDS并串转换器、编码器、集成归零控制的锁存器和基于R‑2R 梯形网络的数模转换器核心单元;其中,并串转换器将输入的N*K位低速数据转换成N位高速数据,其中低M位数据不经过编码器,直接送入锁存器,高(N‑M)位二进制格式数据编码成温度码格式数据输出给锁存器,锁存器生成归零开关控制码和非归零开关控制码,输出给所述的基于R‑2R 梯形网络的数模转换器核心单元。本发明可在不提高数模转换器工作时钟频率的情况下,将输出信号带宽从第一奈奎斯特频域拓展到第二奈奎斯特频域和第三奈奎斯特频域,大幅拓展了数模转换器的输出带宽,极大降低了同等输出带宽下的数模转换器功耗。
搜索关键词: 一种 多奈奎斯特域 数模转换器
【主权项】:
一种多奈奎斯特域数模转换器,其特征在于,包括依次连接的K:1LVDS并串转换器、编码器、集成归零控制的锁存器和基于R‑2R梯形网络的数模转换器核心单元,其中:所述的K:1LVDS并串转换器是一个集成LVDS接收器的N通道K:1并串转换器,用于将输入的N*K位低速数据转换成N位高速数据,由时钟控制向所述的编码器输出高(N‑M)位二进制格式数据,同时将低M位二进制格式数据输出到所述的集成归零控制的锁存器;其中,N、K、M均是自然数;所述的编码器,用于将高(N‑M)位二进制格式数据编码成2(N‑M)‑1位温度码格式数据,并输出给所述的集成归零控制的锁存器;所述的集成归零控制的锁存器,由归零控制电路与锁存单元集成,用于锁存输入的M位二进制格式数据和2(N‑M)‑1位温度码格式数据,并在模式控制输入信号的控制下,产生对应的2(N‑M)+M‑1位归零开关控制码和非归零开关控制码,输出给所述的基于R‑2R梯形网络的数模转换器核心单元;所述的基于R‑2R梯形网络的数模转换器核心单元,根据开关控制码的逻辑高或低,控制对应的电流源开关打开或关闭,低M位单位电流源经过R‑2R梯形网络,实现电流加权流入数模转换器输出节点,高2(N‑M)‑1位单位电流源由温度码格式数据直接控制,流入数模转换器输出节点;输出节点上的总电流经过一个电阻转换成电压信号,该电压信号的幅值为整个多奈奎斯特域数模转换器的输出信号,与输入的N*K位低速数据一一对应。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京国博电子有限公司;中国电子科技集团公司第五十五研究所,未经南京国博电子有限公司;中国电子科技集团公司第五十五研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201410243495.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top