[发明专利]输入/输出电路有效
申请号: | 201410206711.4 | 申请日: | 2014-05-15 |
公开(公告)号: | CN104868905B | 公开(公告)日: | 2018-01-26 |
发明(设计)人: | 陈建宏;黄琮靖;林志昌;黃明杰;薛福隆 | 申请(专利权)人: | 台湾积体电路制造股份有限公司 |
主分类号: | H03K19/0185 | 分类号: | H03K19/0185 |
代理公司: | 北京德恒律治知识产权代理有限公司11409 | 代理人: | 章社杲,孙征 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供了一种电路,包括第一电源节点,被配置为承载电压K·VDD;第二电源节点,被配置为承载零参考电平;输出节点;K个P型晶体管,串联连接在第一电源节点和输出节点之间;以及K个N型晶体管,串联连接在第二电源节点和输出节点之间。K个P型晶体管的栅极被配置为接收按照一个或多个源‑栅电压的绝对值或者漏‑栅电压的绝对值等于或小于VDD的方式而被设置在一个或多个电压电平的偏置信号。K个N型晶体管的栅极被配置为接收按照一个或多个栅‑源电压或栅‑漏电压的绝对值等于或小于VDD的方式而被设置在一个或多个电压电平的偏置信号。本发明提供了一种输入/输出电路。 | ||
搜索关键词: | 输入 输出 电路 | ||
【主权项】:
一种输入/输出电路,包括:第一电源节点,被配置为承载第一电压,所述第一电压的电压电平是零参考电平以上的K·VDD,VDD是预定的正值,并且K是等于或大于3的正整数;第二电源节点,被配置为承载第二电压,所述第二电压的电压电平是所述零参考电平;输出节点;K个P型晶体管,串联连接在所述第一电源节点和所述输出节点之间,所述K个P型晶体管中的每个P型晶体管都被表示为所述K个P型晶体管中的第i个晶体管,i是介于1至K之间的顺序索引,较小的顺序索引i用于表示更接近所述第一电源节点的晶体管,并且所述第i个晶体管的栅极被配置为:当i=1时,接收第一信号,在输入信号被设置在所述零参考电平之后,所述第一信号被设置为(K‑1)·VDD,而在所述输入信号被设置在VDD之后,所述第一信号被设置为K·VDD;当i=2时,接收被设置为(K‑1)·VDD的第二信号;和当i≠1或者2时,接收第一组偏置信号,按照所述第i个晶体管的源‑栅电压的绝对值或者漏‑栅电压的绝对值等于或小于VDD的方式而被设置在一个或多个电压电平;以及K个N型晶体管,串联连接在所述第二电源节点和所述输出节点之间,所述K个N型晶体管中的每个N型晶体管都被表示为K个N型晶体管中的第j个晶体管,j是介于1至K之间的顺序索引,较小的顺序索引j用于表示更接近所述第二电源节点的晶体管,并且所述第j个晶体管的栅极被配置为:当j=1时,接收第三信号,在所述输入信号被设置在所述零参考电平之后,所述第三信号被设置为所述零参考电平,而在所述输入信号被设置在VDD之后,所述第三信号被设置为VDD;当j=2时,接收被设置为VDD的第四信号;和当j≠1或2时,接收第二组偏置信号,按照所述第j个晶体管的栅‑源电压的绝对值或者栅‑漏电压的绝对值等于或小于VDD的方式而被设置在一个或多个电压电平。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201410206711.4/,转载请声明来源钻瓜专利网。
- 上一篇:集成电路和电压选择电路
- 下一篇:零火线控制开关设备