[发明专利]对于多处理器系统的实时分析和控制有效

专利信息
申请号: 201380065983.0 申请日: 2013-11-08
公开(公告)号: CN104871140B 公开(公告)日: 2018-06-19
发明(设计)人: G·N·埃利斯;J·M·比尔兹利;M·B·多尔;I·阿瓜约;B·A·戴利奥 申请(专利权)人: 相干逻辑公司
主分类号: G06F11/22 分类号: G06F11/22
代理公司: 中国国际贸易促进委员会专利商标事务所 11038 代理人: 欧阳帆
地址: 美国得*** 国省代码: 美国;US
权利要求书: 查看更多 说明书: 查看更多
摘要: 用于测试DUT的系统和方法,所述DUT包括以操作速度执行应用软件的多处理器阵列(MPA)。所述应用软件可以被配置为部署在MPA的第一硬件资源上,并且可被分析。可以创建测试代码,所述测试代码用于对MPA上的硬件资源进行配置以复制在所述应用软件中生成的数据以用于测试目的。所述应用软件可部署在第一硬件资源上。可以提供输入数据以激励DUT。所述测试代码可以执行为使用MPA的在执行所述应用软件时未被使用的硬件资源来将第一数据的至少一个子集提供给MPA的边缘处的管脚以便分析DUT。第一数据可以响应于发送声明而生成,所述发送声明由所述应用软件基于所述输入数据执行。 1
搜索关键词: 应用软件 硬件资源 测试代码 第一数据 发送 多处理器系统 多处理器阵列 测试 实时分析 边缘处 管脚 子集 配置 声明 部署 分析 复制 响应 创建
【主权项】:
1.一种存储有程序指令的非暂时性计算机可访问存储介质,所述程序指令响应于计算机系统的执行而使该计算机系统执行包括以下的操作:分析要被测试的应用软件,其中,所述应用软件被配置为部署在多处理器阵列MPA的第一硬件资源上,其中,被测设备DUT包括执行所述应用软件的所述MPA,并且其中,所述MPA包括多个处理元件、多个存储器以及通信地耦接所述多个处理元件和所述多个存储器的互连网络IN;在所述应用软件中创建测试程序代码,所述测试程序代码能执行为对所述MPA上的硬件资源进行配置,以提供在所述应用软件中生成的第一数据的至少一部分的副本以用于分析目的;并且在所述MPA的第一硬件资源上执行所述应用软件,并且同时地在所述MPA上执行所述测试程序代码以在对DUT性能的影响可忽略或对DUT性能没有影响的情况下探测所述DUT中的高带宽数据流;其中,同时地在所述MPA上执行所述测试程序代码包括由所述MPA中包含的特定的直接存储器存取DMA引擎对所述DUT中的包括所述第一数据的特定的高带宽数据流进行采样,以生成所述第一数据的所述至少一部分的副本;其中,响应于由所述应用软件执行的发送声明来生成所述第一数据的所述至少一部分的副本,并且其中,响应于输入数据使用通过所述MPA的IN的第一通信通路来响应于所述发送声明提供所述第一数据;并且其中,在所述第一硬件资源中的至少一个上执行所述测试程序代码包括基于辅助发送声明来使用第二硬件资源将所述第一数据的所述至少一部分的副本提供给所述MPA的边缘处的管脚,所述第二硬件资源包括未被所述应用软件使用的通过所述MPA的IN的第二通信通路,并且其中所述第一数据的所述至少一部分的副本能用于分析所述 DUT。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于相干逻辑公司,未经相干逻辑公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201380065983.0/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top