[实用新型]一种可测量差分信号的逻辑分析仪有效
申请号: | 201320707267.5 | 申请日: | 2013-11-11 |
公开(公告)号: | CN203688760U | 公开(公告)日: | 2014-07-02 |
发明(设计)人: | 王百禄;文斯;陈华 | 申请(专利权)人: | 昆明理工大学 |
主分类号: | G01R31/3177 | 分类号: | G01R31/3177 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 650093 云*** | 国省代码: | 云南;53 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本实用新型涉及一种可测量差分信号的逻辑分析仪,属于电子电工技术领域。本实用新型包括集成电路模块FPGA、采集处理器、时钟信号发生器、RAM存储电路、USB通信电路和电源电路;集成电路模块FPGA分别与采集处理器、时钟信号发生器、RAM存储电路、并行通信接口元件和电源电路连接,采集处理器包括高增益运算放大器、模拟开关及比较器,高增益运算放大器的输出端与比较器相连接,当被测信号为差分信号时,高增益运算放大器的反向输入端与外部输入端连接,当被测信号为单端信号时,高增益运算放大器反向输入端接地,并行通信接口元件与终端设备相连。本实用新型可直接测量差分信号和单端信号,结构简单、携带方便、价格低廉。 | ||
搜索关键词: | 一种 可测量 信号 逻辑 分析 | ||
【主权项】:
一种可测量差分信号的逻辑分析仪,其特征在于:包括集成电路模块FPGA、采集处理器、时钟信号发生器、RAM存储电路、USB通信电路和电源电路;USB通信电路包括数字信号采集接口元件P1、并行通信接口元件J1、级联扩展接口元件U2,集成电路模块FPGA分别与采集处理器、时钟信号发生器、RAM存储电路、并行通信接口元件J1、级联扩展接口元件U2和电源电路连接,数字信号采集接口元件P1与采集探头相连接,采集处理器包括高增益运算放大器、模拟开关SW‑SPDT及比较器,高增益运算放大器的输出端与比较器相连接,当被测信号为差分信号时,高增益运算放大器的反向输入端与数字信号采集接口元件P1的输出连接,当被测信号为单端信号时,高增益运算放大器的反向输入端接地,并行通信接口元件J1与外界终端设备相连。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于昆明理工大学,未经昆明理工大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201320707267.5/,转载请声明来源钻瓜专利网。