[发明专利]混合自动重传请求的实现方法及装置有效
| 申请号: | 201310733384.3 | 申请日: | 2013-12-26 |
| 公开(公告)号: | CN104753652B | 公开(公告)日: | 2018-08-03 |
| 发明(设计)人: | 王卫兵 | 申请(专利权)人: | 联芯科技有限公司 |
| 主分类号: | H04L1/18 | 分类号: | H04L1/18 |
| 代理公司: | 上海晨皓知识产权代理事务所(普通合伙) 31260 | 代理人: | 成丽杰 |
| 地址: | 200233 上海*** | 国省代码: | 上海;31 |
| 权利要求书: | 暂无信息 | 说明书: | 暂无信息 |
| 摘要: | 本发明涉及通信技术,公开了一种混合自动重传请求的实现方法及装置。本发明中,混合自动重传请求的实现方法,包含以下步骤:第一解压缩缓存器与第二解压缩缓存器将从混合自动重传请求HARQ缓存器中读取的数据进行流水处理后分别输出至对数似然比LLR合并器;解速率匹配器De‑RM将数字信号处理器DSP读取的当前传输数据LLR进行解速率匹配后输出至LLR合并器;LLR合并器对来自第一解压缩缓存器、第二解压缩缓存器与De‑RM的数据进行重传合并。这样,保证了读取HARQ缓存器的缓存数据的时间基本与LLR合并处理时间并行,可以减小混合自动重传请求处理的时延,提高系统吞吐率。 | ||
| 搜索关键词: | 混合 自动 请求 实现 方法 装置 | ||
【主权项】:
1.一种混合自动重传请求的实现方法,其特征在于,包含以下步骤:第一解压缩缓存器与第二解压缩缓存器将从混合自动重传请求HARQ缓存器中读取的数据进行流水处理后分别输出至对数似然比LLR合并器;解速率匹配器De‑RM将数字信号处理器DSP读取的当前传输数据的LLR进行解速率匹配后输出至所述LLR合并器;所述LLR合并器对来自所述第一解压缩缓存器、所述第二解压缩缓存器与所述De‑RM的数据进行重传合并后输出至所述HARQ缓存器与Turbo译码器;其中,所述解速率匹配器De‑RM将数字信号处理器DSP读取的当前传输数据的LLR进行解速率匹配后输出至所述LLR合并器的步骤中,包括以下子步骤:所述De‑RM计算重复比特与打孔比特的位置;所述De‑RM根据所述计算的重复比特与打孔比特的位置对接收到的数据进行解速率匹配后输出至所述LLR合并器;或者,所述De‑RM将接收的所述当前传输数据的LLR输出至第一解速率缓存器或者第二解速率缓存器;所述第一解速率缓存器与所述第二解速率缓存器对接收到的数据进行乒乓交互后分别输出至所述LLR合并器。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联芯科技有限公司,未经联芯科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310733384.3/,转载请声明来源钻瓜专利网。





