[发明专利]浮点数加/减运算执行控制器有效

专利信息
申请号: 201310681509.2 申请日: 2013-12-13
公开(公告)号: CN103645881A 公开(公告)日: 2014-03-19
发明(设计)人: 蔡启仲;余玲;李克俭;张玲玲;王鸣桃 申请(专利权)人: 广西科技大学
主分类号: G06F7/575 分类号: G06F7/575
代理公司: 柳州市荣久专利商标事务所(普通合伙) 45113 代理人: 张荣玖
地址: 545006 广西*** 国省代码: 广西;45
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种浮点数加/减运算执行控制器,包括浮点操作数配置控制模块、浮点数加/减运算器、脉冲分配器、结果输出控制模块;该执行控制器应用FPGA设计硬连接控制电路,执行控制器被系统选中,启动脉冲分配器,在内部脉冲分配器的时序脉冲控制下自主完成参与运算的2个操作数的选择配置,运算结果的锁存,不需要系统对执行控制器的运算处理过程施加时序控制脉冲。该执行控制器能够执行2个操作数都来自系统数据总线的运算,也能够执行1个操作数是上次运算的结果,避免每条指令运算结束都需要将运算结果写回的过程,并且在浮点数加/减法运算的过程中,系统能够并行从执行控制器读出上次运算的结果,提高了系统执行浮点数加/减运算指令序列的速度。
搜索关键词: 浮点 运算 执行 控制器
【主权项】:
一种浮点数加/减运算执行控制器,用于实现2个32位符合IEEE754标准的浮点数加或减运算,其特征在于:该执行控制器包括浮点操作数配置控制模块(Ⅰ)、浮点数加/减运算器(Ⅱa)、脉冲分配器(Ⅲ)和结果输出控制模块(Ⅳ);所述浮点操作数配置控制模块(Ⅰ)与浮点数加/减运算器(Ⅱa)、脉冲分配器(Ⅲ)、结果输出控制模块(Ⅳ)连接;所述浮点数加/减运算器(Ⅱa)还与结果输出控制模块(Ⅳ)连接;所述脉冲分配器(Ⅲ)还与结果输出控制模块(Ⅳ)连接;所述浮点操作数配置控制模块(Ⅰ)按照操作数类型配置浮点数加/减运算器(Ⅱa)的操作数1是来自于上次的运算结果,还是来自于系统数据总线DB的浮点操作数,在脉冲分配器(Ⅲ)输出的时序脉冲控制下,完成浮点数加/减运算器(Ⅱa)输入的操作数1的选择,及操作数1和操作数2的配置和锁存;所述浮点数加/减运算器(Ⅱa)对浮点操作数配置控制模块(Ⅰ)输出的操作数1和操作数2进行运算,并按照系统操作方式信号OP给定的状态,确定是进行加法还是减法运算;所述脉冲分配器(Ⅲ)在满足启动工作的条件下,按照操作数的类型,发出满足操作数1和操作数2配置的时序脉冲,以及浮点数加/减运算器(Ⅱa)运算结果的锁存信号;所述脉冲分配器(Ⅲ)在满足循环启动的条件下,自动启动脉冲分配器(Ⅲ)的工作;所述结果输出控制模块(Ⅳ)在脉冲分配器(Ⅲ)输出的结果锁存信号的作用下,将运算结果予以锁存,并判断计算结果是否异常,如果出现异常,发出IRQ信号;当使能信号CS为“0”时,在系统RD信号的作用下,系统读出运算结果。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广西科技大学,未经广西科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310681509.2/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top