[发明专利]一种基于FGPA的高性能查找表电路有效

专利信息
申请号: 201310536697.X 申请日: 2013-11-04
公开(公告)号: CN103580678A 公开(公告)日: 2014-02-12
发明(设计)人: 来金梅;袁靖茹;叶海江 申请(专利权)人: 复旦大学
主分类号: H03K19/177 分类号: H03K19/177
代理公司: 上海正旦专利代理有限公司 31200 代理人: 陆飞;盛志范
地址: 200433 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明属于集成电路技术领域,具体为一种基于FPGA的高性能查找表电路。本发明采用逻辑门单元和传输门混合设计;以4输入查找表电路为例,由三个反相器,2个CMOS传输门以及一个与非门组成。本发明将电路关键路径上的传输管由4级减到2级,极大的降低了关键路径的延时;采用低阈值CMOS传输门,避免阈值损失造成的延时不对称,从而降低对后续时序电路设计的困难;将CMOS传输管中的PMOS和NMOS管的尺寸设计为相同,使传输管部分PMOS管的面积减小50%。本发明通过对电路架构的改进,在速度、功耗和面积三方面的性能上都有明显的提高,使得在查找表逻辑所支持的可编程逻辑资源能有更加广泛的运用。
搜索关键词: 一种 基于 fgpa 性能 查找 电路
【主权项】:
1.一种基于FPGA的高性能查找表电路,其特征在于采用逻辑门单元和CMOS传输管混合设计,对于4输入查找表,由一级反相器、一级缓冲器、两级CMOS低阈值传输管以及一个与非门组成;其中,所述一级缓冲器(I16)由两个反相器构成,设置于查找表输出端Q前;一级反相器(I0~I15),设置于查找表的数据存储单元SRAM的反相输出后;两级CMOS低阈值传输管(C0~C15和C16~C19)分别设置于一级反相器(I0~I15)后和缓冲器(I16)前;一级与非门输出设置于CMOS低阈值传输管的控制端;设:P0、P1~P15代表16个SRAM编程点的存储值,但是编程点的值都是从SRAM的反相端输出端,即;A1、A2、A3、A4代表查找表的4个函数输入端,A1B、A2B、A3B、A4B依次代表查找表的4个函数输入端A1、A2、A3、A4取反之后的信号,Q是查找表输出端;对4个输入A1~A4的译码采用两位译码的方式,即查找表的第一、第二函数输入端(A1、A2),以及取反之后的信号(A1B和A2B)的组合经过一个与门实现对第一级CMOS低阈值传输管电路(C0~C15)的控制,查找表的第三、第四函数输入端(A3、A4),以及取反之后的信号(A3B和A4B)的组合经过一个与门实现对第二级CMOS低阈值传输管电路(C16~C19)的控制;其中,CMOS低阈值传输管(C0~C19)是由低阈值NMOS管和PMOS并联而成,并且NMOS管和PMOS管尺寸相同;SRAM存储的值经过反相端输出,经过一级反相器(I0~I15)和一级缓冲器(I16),2级CMOS低阈值传输管(C0~C15、C16~C19),最终到达查找表输出端Q。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于复旦大学,未经复旦大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310536697.X/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top