[发明专利]时钟信号生成方法及生成电路、栅极驱动电路有效
申请号: | 201310422140.3 | 申请日: | 2013-09-16 |
公开(公告)号: | CN103475341A | 公开(公告)日: | 2013-12-25 |
发明(设计)人: | 邓立广;赵卫杰;金亨奎;张浩;刘英明 | 申请(专利权)人: | 北京京东方光电科技有限公司 |
主分类号: | H03K3/02 | 分类号: | H03K3/02;G09G3/20 |
代理公司: | 北京中博世达专利商标代理有限公司 11274 | 代理人: | 申健 |
地址: | 100176 北京市*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明实施例公开了一种时钟信号生成方法及生成电路、栅极驱动电路,涉及时钟信号生成电路领域,利用该方法时钟信号生成方法能够有效降低显示装置的能耗,同时降低时钟信号对其他信号产生干扰的可能性。本发明实施例提供的时钟信号生成方法,包括:接收一时钟信号以及电压拉低信号;通过第一拉低电压和/或第二拉低电压得到电压拉低信号,第一拉低电压用于在时钟信号上升沿的第一时间内拉低时钟信号的电压值,第二拉低电压用于在时钟信号下降沿的第二时间内拉低时钟信号的电压值;根据第一拉低电压和/或第二拉低电压,将时钟信号调制成多阶时钟信号。 | ||
搜索关键词: | 时钟 信号 生成 方法 电路 栅极 驱动 | ||
【主权项】:
一种时钟信号生成方法,其特征在于,包括:接收一时钟信号以及电压拉低信号;通过第一拉低电压和/或第二拉低电压得到所述电压拉低信号,所述第一拉低电压用于在所述时钟信号上升沿的第一时间内拉低所述时钟信号的电压值,所述第二拉低电压用于在所述时钟信号下降沿的第二时间内拉低所述时钟信号的电压值;根据所述电压拉低信号,将所述时钟信号调制成多阶时钟信号。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京京东方光电科技有限公司,未经北京京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310422140.3/,转载请声明来源钻瓜专利网。
- 上一篇:一种基于DNA算法自组装的全加器设计方法
- 下一篇:信号产生电路