[发明专利]地址变化监测电路、装置及其生成方法有效
申请号: | 201310371648.5 | 申请日: | 2013-08-23 |
公开(公告)号: | CN103440879A | 公开(公告)日: | 2013-12-11 |
发明(设计)人: | 陈巍巍;陈岚 | 申请(专利权)人: | 中国科学院微电子研究所 |
主分类号: | G11C11/413 | 分类号: | G11C11/413 |
代理公司: | 中科专利商标代理有限责任公司 11021 | 代理人: | 王波波 |
地址: | 100083 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 公开了一种地址变化监测电路、装置和方法。该电路包括:清零和延迟单元,在第二输入端接收输入信号以及在第一输入端接收反相的输入信号;翻转单元,串联连接在第一输出端和第二输出端之间;以及判断单元,基于第一和第二输出端上的信号之间的逻辑关系,输出时序信号。根据实施例的方法可生成不同速度的地址变化监测电路,满足不同尺寸的存储电路的要求。 | ||
搜索关键词: | 地址 变化 监测 电路 装置 及其 生成 方法 | ||
【主权项】:
一种地址变化监测电路,包括:清零和延迟单元,具有第一输入端和第二输入端以及第一输出端和第二输出端,在所述第二输入端接收输入信号以及在第一输入端接收反相的输入信号;翻转单元,串联连接在所述第一输出端和所述第二输出端之间;以及判断单元,基于所述第一输出端上的信号和所述第二输出端上的信号之间的逻辑关系,输出时序信号;其中,所述第二输出端处的输入信号从逻辑低改变为逻辑高之前,所述第一输出端处的信号处于逻辑低,所述第二输出端处的信号处于逻辑高,所述判断单元的输出端处的信号处于逻辑低,当第二输入端处的信号从逻辑低变化成逻辑高时,迫使所述第二输出端处的信号变为强逻辑低,而所述第一输入端处的信号变为逻辑高,使得所述清零和延迟单元解除了对所述第一输出端处信号的控制,所述第二输出端和所述第一输出端处的信号均为逻辑低,所述判断单元在其输出端输出逻辑高,开始使存储电路的读操作有效,所述翻转单元在受到所述第二输出端处产生的强逻辑低的影响,对所述第一输出端产生较弱的翻转逻辑,当所述第一输出端受此作用变为逻辑高时,所述判断单元通过判断所述第一输出端和所述第二输出端处的信号之间的逻辑关系,在其输出端处输出逻辑低,结束存储电路的读操作。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310371648.5/,转载请声明来源钻瓜专利网。