[发明专利]一种CPU指令处理方法和处理器有效
申请号: | 201310213735.8 | 申请日: | 2013-05-31 |
公开(公告)号: | CN104216681B | 公开(公告)日: | 2018-02-13 |
发明(设计)人: | 张立新;张柳航;侯锐;姜志颖 | 申请(专利权)人: | 华为技术有限公司;中国科学院计算技术研究所 |
主分类号: | G06F9/30 | 分类号: | G06F9/30 |
代理公司: | 北京中博世达专利商标代理有限公司11274 | 代理人: | 申健 |
地址: | 518129 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明提供一种CPU指令处理方法和处理器,涉及计算机领域,能够节省寄存器资源,并降低读写继存器所需消耗的功耗。其方法为当第一指令的结果只被第一指令之后的第二指令使用一次时,将第一指令和第二指令的中间结果不写回寄存器堆并且在寄存器重命名阶段对存储所述中间结果的寄存器不进行重命名,即不将存储所述中间结果的寄存器映射为物理寄存器。本发明的实施例用于指令间的结果传递。 | ||
搜索关键词: | 一种 cpu 指令 处理 方法 处理器 | ||
【主权项】:
一种CPU指令处理方法,其特征在于,所述方法包括:判断第一指令的结果是否只被所述第一指令之后的第二指令使用一次,若所述第一指令的结果只被所述第一指令之后的第二指令使用一次,则对所述第一指令和所述第二指令进行特殊标识;若识别出所述第一指令和所述第二指令具有特殊标识,则对所述第一指令的结果所在的寄存器不进行重命名操作,并将所述第一指令的结果不写回寄存器堆;若所述第一指令和所述第二指令为连续的两条指令,则将所述第一指令的结果通过前递通路直接传递给所述第二指令,作为所述第二指令的源操作数;若所述第一指令和所述第二指令为不连续的两条指令,则在所述第一指令执行后,将所述第一指令的结果缓存在功能单元中,当所述第二指令执行时,将所述第一指令的结果传递给所述第二指令,作为所述第二指令的源操作数;当所述第一指令和第二指令执行完成后,将所述第一指令和所述第二指令同时提交;当所述第一指令和/或第二指令执行出现异常时,将所述第一指令和所述第二指令重新执行。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司;中国科学院计算技术研究所,未经华为技术有限公司;中国科学院计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310213735.8/,转载请声明来源钻瓜专利网。
- 上一篇:导航仪的界面设置方法及装置
- 下一篇:用于跨远程复制关系的卷布置的方法和系统