[发明专利]隔离型高速数据采集卡无效

专利信息
申请号: 201310109456.7 申请日: 2013-03-29
公开(公告)号: CN103226534A 公开(公告)日: 2013-07-31
发明(设计)人: 张本云;谢雪松;张小玲;吕长志;佘硕杰;田蕴杰 申请(专利权)人: 北京工业大学
主分类号: G06F13/38 分类号: G06F13/38
代理公司: 北京思海天达知识产权代理有限公司 11203 代理人: 魏聿珠
地址: 100124 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 隔离型高速数据采集卡,属于嵌入式测量技术领域。待测模拟信号经输入接口连接至增益控制电路(103),增益控制电路(103)的输出端连接至差分驱动电路(104),差分驱动电路(104)的输出端连接至ADC模数转换电路(105),ADC模数转换电路(105)的输出端连接至信号隔离电路(106),信号隔离电路(106)的输出端连接至FPGA(107),FPGA(107)内部有数据处理电路和嵌入式的软内核处理器,该处理器控制将数据缓存至SDRAM,数据从SDRAM经过网络接口电路(108)传送至主机终端(109);所述的内核处理器是nios处理器。本发明中信号采集可程控,被测信号与外部电路电气隔离,控制芯片内部电路可编程升级,提高了数据传输的稳定性和应用的灵活性。
搜索关键词: 隔离 高速 数据 采集
【主权项】:
隔离型高速数据采集卡,其特征在于:其包括有控制芯片FPGA(107),系统供电电源(101),DC/DC电源模块(102),差分驱动电路(104),增益控制电路(103),ADC模数转换电路(105),信号隔离电路(106),网络接口电路(108),电脑主机终端(109);待测信号输入接口与增益控制电路(103)连接,增益控制电路(103)的输出端连接至差分驱动电路(104),差分驱动电路(104)的输出端连接至ADC模数转换电路(105),ADC模数转换电路(105)的输出端连接至信号隔离电路(106),信号隔离电路(106)的输出端连接至FPGA(107),FPGA(107)内部有数据处理电路和嵌入式的软内核处理器,该处理器控制将数据先缓存至FIFO后经DMA传输至SDRAM,数据从SDRAM经过网络接口电路(108)传送至主机终端(109);系统供电电源(101)一部分通过DC/DC电源模块(102)后分别给差分驱动电路(104)、增益控制电路(103)、ADC模数转换电路(105)、信号隔离电路(106)的输入级供电,一部分给信号隔离电路(106)的输出级和网络接口电路(108)供电,所选用的FPGA(107)型号为EP2C20F484C8。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京工业大学,未经北京工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310109456.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top