[发明专利]基于李氏制约竞争计数编码的16选1数据选择电路无效
| 申请号: | 201310027075.4 | 申请日: | 2013-01-24 |
| 公开(公告)号: | CN103227632A | 公开(公告)日: | 2013-07-31 |
| 发明(设计)人: | 王刚;张青;赵霞;董乾;刘勇;孙小羊;陈德斌;李冰;王浩 | 申请(专利权)人: | 东南大学 |
| 主分类号: | H03K19/00 | 分类号: | H03K19/00 |
| 代理公司: | 南京经纬专利商标代理有限公司 32200 | 代理人: | 许方 |
| 地址: | 210096*** | 国省代码: | 江苏;32 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本发明公开一种基于李氏制约竞争计数编码的16选1数据选择器,包括8个非门、16个与门和5个或门,地址输入信号为A0、A1、A2和A3,各分别对应于一个非门,数据输入信号为D0,D1,D2……D15,输出为Y,即为D0,D1,D2……D15中的一个;本发明所设计的基于李氏制约竞争计数编码的16选1数据选择电路以李氏制约竞争计数编码为基础,作为数据选择输出的Y有规律可循,并且此种数据选择电路具有特征序列,能够提高信号传输的可靠性,与此同时还降低了数据选择的误码率。 | ||
| 搜索关键词: | 基于 制约 竞争 计数 编码 16 数据 选择 电路 | ||
【主权项】:
一种基于李氏制约竞争计数编码的16选1数据选择电路,用于将4位李氏制约竞争计数编码作为4个地址输入信号使用,并在4个地址输入信号的控制下,从16路数据输入信号中选择1路数据输入信号作为输出信号;其特征在于:包括8个非门、16个五输入与门和5个四输入或门;所述4位李氏制约竞争计数编码的码位由第一位至第四位依次升高,所述16路数据输入信号的码位由第一位至第十六位依次升高;所述16路数据输入信号从低位到高位依次连接第一至第十六五输入与门的第一输入端;所述16路数据输入信号从低位到高位依次连接五输入与门的第一输入端;所述第一非门的输入端用于输入4个地址输入信号的第一位,而输出端分别连接第一、十至十六五输入与门的第二输入端;所述第一非门的输出端还连接第五非门的输入端,所述第五非门的输出端分别连接第二至九五输入与门的第二输入端;所述第二非门的输入端用于输入4个地址输入信号的第二位,而输出端分别连接第一至三、七、八、十二至十四五输入与门的第三输入端;所述第二非门的输出端还连接第六非门的输入端,所述第六非门的输出端分别连接第四至六、九至十一、十五、十六五输入与门的第三输入端;所述第三非门的输入端用于输入4个地址输入信号的第三位,而输出端分别连接第一至五、八、十四至十六五输入与门的第四输入端;所述第三非门的输出端还连接第七非门的输入端,所述第七非门的输出端分别连接第六、七、九至十三五输入与门的第四输入端;所述第四非门的输入端用于输入4个地址输入信号的第四位,而输出端分别连接第一、二、五、十一、十二、十六五输入与门的第五输入端;所述第四非门的输出端还连接第八非门的输入端,所述第八非门的输出端分别连接第三、四、六至十、十三至十五五输入与门的第五输入端;所述第一四输入或门的输入端分别连接第一至四非门的输出端,第二四输入或门的输入端分别连接第五至八非门的输出端,第三四输入或门的输入端分别连接第九至十二非门的输出端,第四四输入或门的输入端分别连接第十三至十六非门的输出端,而所述第一至四四输入或门的输出端分别连接第五四输入或门的输入端,第五四输入或门的输出端用以输出被选择的1路数据。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310027075.4/,转载请声明来源钻瓜专利网。
- 上一篇:解码方法、解码器装置和电子设备
- 下一篇:可重配置的Gm_C滤波器电路





